dekompiliuoti yra FPGA konfigūraciją duomenų srauto

A

Acido Cinico

Guest
Zastanawiałem oras tai įmanoma, ar ne reverse engineer
yra FPGA dizainas nuo konfigūracijos duomenų srauto.
Žinau, kad ji yra lengvai kopijuoti projekto klonavimo Bitstream į išorines atminties, o dėl to būtų identiška originalo kopija.
Ar yra kokių nors įrankių ar žemėlapius, kurie gali padėti ką nors keisti yra FPGA
dizainas?

Thanks in advance,
AC

 
Viskas yra įmanoma.Bet šis konkretus uždavinys yra labai sunku, nes srautus formatas yra uždaras.Ilgalaikiai seniai buvo įrankių komplektas iš Xilinx (JBits), kurioje yra numatytos klases tiesioginės tvarkymo KALTAI srautų, tačiau ji buvo nutraukta prieš keletą metų.Bet kuriuo atveju, jūs galite patikrinti šią nuorodą: http://www.geocities.com/SiliconValley/Pines/6639/fpga/jbits.html

Sėkmės!

Ace-X.

 

Welcome to EDABoard.com

Sponsor

Back
Top