yra 44pin 64 microcells pakankamai?

W

wwwrabbit

Guest
Aš esu nauja čia ir naujų naudojimo CPLD.Noriu įgyvendinti grandinė CPLD siekiant sutaupyti vietos ir svorio.šios schemos turi 2 up / down counter, 2 padidinimas ir kitų logika.Įdomu, kiek Microcell reikia, kad galėčiau pritaikyti šį grandinė in yra 44 pin 64 Microcell pakankamai?
BTW, yra CUPL yra gera kalba?Turiu protel paremti šią kalbą, gali surinkti jį.Kas compoment tinka?Esu mėgėjas, galiu praktika, kurios nemokamai?

Any suggestion is welcome.<img src="http://www.edaboard.com/images/smiles/icon_question.gif" alt="Klausimas" border="0" />
 
Labas

Jūs negalite suteikti savo kovos ir įtaisų dydžio!
Kiek bitų?

Linkėjimai

 
Jūs tikriausiai reiškia Macrocells, ne microcells.

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Šypsotis" border="0" />Jūsų CPLD dydis iš esmės priklauso nuo flipflips jums reikia.Iš jūsų pavyzdį, ką reikia žinoti savo skaitiklių dydį, siekiant nustatyti flipflops reikia skaičių.Pavyzdžiui: 2x 8 bitų skaitiklis turi 16 flipflops.

Kai dirbate su Xilinx CPLD's, siūlau atsižvelgti į priemones Xilinx turi pasiūlyti nemokamai išvaizdą.Naudojant schematiškai įrašas turėtų būti labai paprasta įgyvendinti savo projektą.Tiesiog atkreipti Jūsų schematiškai, priderinti ją prie CPLD ir viskas.Jie taip pat gražus dokumentus ir pagal paskirtį.

Paprasto dizaino, kaip šis, galima atsižvelgti į 9536 (36 mactocells atrodo) 9572 (72 Macrocells) Xilinx dalys.

Sėkmės jūsų dizainą!

 
HI wwwrabbit:
Klausyti mano vyras ..Taip, kad jums pateikti savo klausimą, yra tokia, kad esate žingsnį į jį atsakyti patys.
2 skaitiklius = 2 * ln2 dydis didžiausias skaičius
padidinimų = registre dydis (holdingo rezultatas) Ši entierly priklauso nuo terminų dydis ..
nėra pats pridėti 2 Nibbles (4 bitais), nei pridėti 2 32 bitų

64 ląstelių yra daug!jei jis protingai vartojamas.Ir, žinoma, jūs žinote, ką darote!.atsižvelgiant advantege vidaus struktūrą prietaiso.

Dabar CUPLE yra pagrindinę kalbą Rūšiuoti apibūdinti grandines.
Jos beveik ASSAMBLER ..Kai State Machine Pirmykštė tipo!
Turite žinoti, labai atidžiai jūsų prietaise architektūros galėtų įgyvendinti DESIGN sėkmingai.
Kitaip tariant, ĮSTEIGTO LAIKAS, HOLD LAIKAS, ETC.Ypač jei turite FAST parą!

 

Welcome to EDABoard.com

Sponsor

Back
Top