Xilinx ISE 10,1 struktūra pranešimą

X

xman52

Guest
Labas

Prašome eiti per šį pranešimą.

.

Tai Dizainas overwie santrauka mano projektą ir ji nuimti BLOCK 5 SKIRSNIS.Can anyone help me how to išvengti!Arba kas yra problema mano kodas?Kaip išvengti tis optimizavimas.tai yra ataskaita ....Leidiniai 10,1 žemėlapis K.31 (nt)
Xilinx Mapping Pranešimas Failo dizaino "DataPath"

Dizainas Informacija
------------------
Command Line: planas-ise "D: / studentas / SHK / edited vienintelio / new_power / new_power.ise"
-intstyle ise p-xc3s500e-PQ208-5 cm ploto-pr off-k 4-c 100-o
datapath_map.ncd datapath.ngd datapath.pcf
Tikslinė Device: xc3s500e
Tikslinė Komplektas: PQ208
Privalomasis greitis: -5
Mapper Versija: spartan3e - $ Revision: 1.46 $
Prijungto Data: Mon Jun 22
22:20:41 2009

Dizainas santrauka
--------------
Klaidų skaičius: 0
Skaičius įspėjimai: 0
Loginiai naudojimas:
Skaičius Slice Flip kintamomis kablelio operacijų per sekundę:
2438 iš
9312 26%
Skaičius 4 įvesties Luts:
2344 iš
9312 25%
Loginiai platinimo:
Skaičius okupuotose Skiltelės:
2307 iš
4656 49%
Skaičius Skiltelės sudėtyje yra susijęs tik su logika:
2307 iš
2307 100%
Skaičius Skiltelės sudėtyje Nesusijusių logika: 0 iš
2307 0%
* Žr PASTABOS žemiau paaiškinimo poveikio nesusijusiems logika.
Viso 4 įvesties Luts:
2406 iš
9312 25%
Numeris naudojamas kaip logika:
2344Numeris naudojamas kaip būdas-thru: 62
Skaičius surištų IOBs: 66 out of 158 41%
Skaičius BUFGMUXs: 1 out of 24 4%

Peak Memory Usage: 168 MB
Iš viso REAL laiko žemėlapyje baigti: 7 sekundės
Iš viso procesoriaus laiko žemėlapyje baigti: 6 secs

PASTABOS:

Susijusios logika yra apibrėžiamas kaip logika, kad akcijų ryšys - pavyzdžiui, du
Luts yra "panašūs", jei jie dalijasi sąnaudas.Kai montavimas skiltelės,
Žemėlapis teikia pirmenybę sujungti logika, kuri yra susijusi.Tai sukelia
geriausias laikas efektyvumą.

Nesusiję logika akcijomis ryšį.Žemėlapis tik prasideda pakavimo
Nesusijusių logika į dalis po 99% iš gabalėlių užima per
susijusių logika pakuotės.

Atkreipkite dėmesį, kad kai logika paskirstymo pasiekia 99% lygį per susijusias
logika pakavimo, tai nereiškia, kad prietaisas yra visiškai panaudotos.
Nesusiję logika pakavimo bus pradėti, tęsti, kol visi naudoti Luts
ir FFS yra užimtos.Priklausomai nuo jūsų laiko biudžetas išaugo
Nesusijusių logika pakuotės gali neigiamai paveikti bendrą našumą laikas
Jūsų dizainas.

Turinys
-----------------
1 skirsnis - Klaidos
2 skirsnis - Įspėjimai
3 skirsnis - Informaciniai
4 skirsnis - Pašalinta logika santrauka
5 skirsnis - Pašalinta logika
6 skirsnis - IOB savybės
7 skirsnis - RPM
8 skirsnis - Gidas Pranešimas
9 skirsnis - Plotas grupės ir Pasiskirstymo santrauka
10 skirsnis - Moduliniai dizaino suvestinės
11 skirsnis - Laiko Pranešimas
12 skirsnis - konfigūravimas String Informacija
13 skyrius - Valdymo Nustatyti Informacija
14 skirsnis - naudojimas pagal hierarchija

1 skirsnis - Klaidos
------------------

2 skirsnis - Įspėjimai
--------------------

3 skirsnis - Informaciniai
-------------------------
INFO: MapLib: 562 - Ne aplinkos kintamieji yra šiuo metu.
INFORMACIJA: ENG: 244 - Visos bendrosios baigėsi rezultatų šioje projektavimas naudojant zabił
Faktorius, riboti produkcijos tvarkykles.Vėlavimo greičio kritiškai viena baigėsi rezultatų
gali būti labai sumažinta paskiriant jiems taip greitai rezultatų.

4 skirsnis - Pašalinta logika santrauka
---------------------------------
2 bloko (-ų) optimizuotas toli

5 skirsnis - Pašalinta logika
-------------------------

Optimizuojamas blokas (-ai):
TIPAS BLOKO
GND XST_GND
VCC XST_VCC

Norėdami įjungti spausdinimas nereikalingas blokai nuimti ir signalai susijungia, nustatyti
detalusis planas ataskaitos variantą ir Rerun struktūra.

6 skirsnis - IOB savybės
--------------------------

------------------------------------------------- -------------------------------------------------- -------------------------------------
| IOB pavadinimas | Tipas | Kryptis | IO Standartinis | Drive | Slew | Reg (-ai) | rezistorių | IOB |
| | | | | Stiprumas | Įvertinimas | | | Delay |
------------------------------------------------- -------------------------------------------------- -------------------------------------
| CLK | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| I_rst | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <0> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <1> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <2> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <3> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <4> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <5> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <6> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <7> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <8> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <9> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <10> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <11> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <12> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <13> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <14> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <15> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <16> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <17> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <18> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <19> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <20> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <21> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <22> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <23> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <24> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <25> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <26> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <27> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <28> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <29> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <30> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| Pc_in <31> | IBUF | INPUT | LVCMOS25 | | | | | 0 / 0 |
| R_out_A <0> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <1> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <2> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <3> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <4> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <5> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <6> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <7> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <8> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <9> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <10> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <11> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <12> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <13> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <14> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <15> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <16> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <17> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <18> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <19> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <20> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <21> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <22> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <23> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <24> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <25> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <26> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <27> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <28> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <29> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <30> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
| R_out_A <31> | IOB | PRODUKCIJA | LVCMOS25 | 12 | slow | | | 0 / 0 |
------------------------------------------------- -------------------------------------------------- -------------------------------------

7 skirsnis - RPM
----------------

8 skirsnis - Gidas Pranešimas
------------------------
Vadovas negali rodyti šio projekto.

9 skirsnis - Plotas grupės ir Pasiskirstymo santrauka
--------------------------------------------

Pasiskirstymo Įgyvendinimo būklė
-------------------------------

Nr Pertvaros buvo rastas šis projektas.

-------------------------------

Plotas Grupės informacija
----------------------

Nr plotas grupių buvo rastas šis projektas.

----------------------

10 skirsnis - Moduliniai dizaino suvestinės
-----------------------------------
Moduliniai dizaino nenaudojami šį dizainą.

11 skirsnis - Laiko Pranešimas
--------------------------
Šis projektas nebuvo paleisti naudojant laiko režimu.

12 skirsnis - konfigūravimas String duomenys
-----------------------------------------
Naudokite "-detail" struktūra galimybę atsispausdinti konfigūravimas Strings

13 skyrius - Valdymo Nustatyti Informacija
------------------------------------
Nr kontrolės nustatytą informaciją architektūroje.

14 skirsnis - naudojimas pagal hierarchija
-------------------------------------
------------------------------------------------- -------------------------------------------------- -------------------------------------------------- --------
| Modulis | Pasiskirstymo | Skiltelės | Slice Reg | Luts | LUTRAM | Bram | MULT18X18 | BUFG | DCM | Visas Hierarchinis |
------------------------------------------------- -------------------------------------------------- -------------------------------------------------- --------
| DataPath / | | 63/2371 | 0 / 2438 | 64/2406 | 0 / 0 | 0 / 0 | 0 / 0 | 1 / 1 | 0 / 0 | DataPath |
| Al | | 200/200 | 112/112 | 340/340 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | DataPath / Al |
| D | | 832/832 | 1065/1065 | 648/648 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | DataPath / d |
| I | | 187/187 | 98/98 | 281/281 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | DataPath / i |
| R | | 1089/1089 | 1163/1163 | 1073/1073 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | 0 / 0 | DataPath / r |
------------------------------------------------- -------------------------------------------------- -------------------------------------------------- --------

* Skiltelės gali būti supakuota su pagrindinių elementų iš įvairių hierarchijos.
Todėl tenka bus skaičiuojami kas hierarchinę modulis
kad kiekviena jos supakuotos pagrindiniai elementai priklauso.
** Dėl kiekvieno stulpelio yra du numerius pranešė <a> /.
<a> Yra keletas elementų, kurie priklauso tam konkrečiam hierarchinę modulis.
yra skaičių elementų, kad hierarchinė modulis ir visi žemesnio lygio
hierarchinė modulių žemiau.
*** Į LUTRAM skiltyje skaičiuojamas visos Luts naudoti kaip atminties įskaitant RAM, ROM ir poslinkio registrus.

Please help me!Kaip atsikratyti optimizaciją padaryti šalinti dviejų blokų mano konstrukcijos .. tai reikia man, o analizuojant galią!?

Please help ...

 
Jei i pateikti daugiau informacijos pripažinti mano problemą?

All I Need yra užklausa apie optimizavimą, kad nuimti 2 blokai mano dizainas!?
Please help ...

 

Welcome to EDABoard.com

Sponsor

Back
Top