S
saikat
Guest
Aš konkretaus prašymo dėl naudojimo SelectIO / RocketIO SERDES funkcijos Vertex 4.Aš jau per Vertex 4 vartotojo vadove ir daugoka taikymo pastabos, susijusios su jais.Ką aš turiu suprasti, kad šios savybės iš esmės yra taikoma greitųjų nuosekliojo ryšio protokolai, pavyzdžiui, PCI Express, SATA,
ir tt Jie taip pat turi tam tikras specialias ypatybes, pavyzdžiui, 8B/10B kodavimo / dekodavimo integruotas į prietaisą aukšto greičio nuosekliojo ryšio programomis.
Mano programa, man reikia imties išorinius duomenis dideliu greičiu
pvz. @ 2 ns (500MHz).Aš tik reikia imties duomenų kad greitųjų, bet norėčiau proceso viduje FPGA daug mažesnis greitis
pvz. 100MHz.Kadangi SERDES blokai turi įmontuotą serijos su lygiagrečiai ir lygiagrečiai su serijos blokų, ji gali būti naudojama norint įgyti duomenų @ 2 ns?Jeigu aš galėtų konfigūruoti 5bit serijos iki lygiagretės keitiklis naudojant SERDES, aš lengvai apdoroti lygiagrečiai duomenų iš SERDES į FPGA logika tolesniam perdirbimui @ 100MHz.
Kitas klausimas, aš taip pat norėčiau paaiškinti, kad, ar RocketIO funkciją palaiko tik Diferencialinė IO standartus?The IO standartą mano paraiška gali būti LVTTL arba LVCMOS kuris neabejotinai yra viena baigėsi, o ne skirtumo.
ir tt Jie taip pat turi tam tikras specialias ypatybes, pavyzdžiui, 8B/10B kodavimo / dekodavimo integruotas į prietaisą aukšto greičio nuosekliojo ryšio programomis.
Mano programa, man reikia imties išorinius duomenis dideliu greičiu
pvz. @ 2 ns (500MHz).Aš tik reikia imties duomenų kad greitųjų, bet norėčiau proceso viduje FPGA daug mažesnis greitis
pvz. 100MHz.Kadangi SERDES blokai turi įmontuotą serijos su lygiagrečiai ir lygiagrečiai su serijos blokų, ji gali būti naudojama norint įgyti duomenų @ 2 ns?Jeigu aš galėtų konfigūruoti 5bit serijos iki lygiagretės keitiklis naudojant SERDES, aš lengvai apdoroti lygiagrečiai duomenų iš SERDES į FPGA logika tolesniam perdirbimui @ 100MHz.
Kitas klausimas, aš taip pat norėčiau paaiškinti, kad, ar RocketIO funkciją palaiko tik Diferencialinė IO standartus?The IO standartą mano paraiška gali būti LVTTL arba LVCMOS kuris neabejotinai yra viena baigėsi, o ne skirtumo.