verilog abejonių

B

bcdeepak

Guest
Esu naujas verilog
plz išvalyti abejonių ..........

priskirti tai, ką mes turime naudoti .....

priskirti B <= "0"

ir kada mes naudojame tik b <= "0" ??????????ir dar vienas abejonių .............

Kas yra <skirtumas tarp "=" ir "=" ?????????

pvz:

<= "0" ir = "0"

 
Kas jums reikia yra nuoroda knyga pradedantiesiems, manau, kad ši knyga yra naudinga jums:

http://www.edaboard.com/viewtopic.php?t=255882&highlight=verilog

arba

http://www.edaboard.com/viewtopic.php?t=251491&highlight=verilog

 
patikrinti būklę, manau, mes turime naudoti == "0" ??????

 
Sveiki,

Prašome patikrinti žemiau pateiktą nuorodą:
ftopic266595.html

Kažkas jau pateikti tą patį klausimą čia.
Prašome atidžiai perskaityti mano atsakyme.Leiskite man žinoti, jei ir vis dar turite klausimų.

 
Check out this ...
Tai èia u daugiau idėjų apie operatoriai ir daugiau ...

 
ačiū
Gavau blokavimo ir ne blokuoti differece.

mano kitą abejonių yra ...

jei norime priskirti tam tikrą vertę ........Kada reikėtų naudoti

priskirti B <= "0"

ir kai mes galime tiesiog kaip b <= "0"

Aš turiu galvoje, kai žodis "priskirti" turėtų būti vartojamas ir tada, kai ji neturėtų būti naudojama ??????????

priskirti out = & b;
arba
visada @ (A arba B)
pradėti
iš = & b;
pabaiga

pirmiau pvz., kodėl vieną kartą "priskirti out = A & B"; yra naudoti ir kitą kartą tiesiog "out = & b;" vartojamas

 
hi friend!

priskirti = <expression>; yra priskyrimo operatorius verilog

tik VHDL kalbama kaip <= <expression>;

 
kaip procesinės užduoties, galima naudoti priskirti ir jūs negalite naudoti ..bet ne tvarka (visada arba pirminiai) Jūs negalite priskirti vertę signalą nenaudojant (priskirti)

 
bcdeepak rašė:

ačiū

Gavau blokavimo ir ne blokuoti differece.mano kitą abejonių yra ...jei norime priskirti tam tikrą vertę ........
Kada reikėtų naudotipriskirti B <= "0"ir kai mes galime tiesiog kaip b <= "0"Aš turiu galvoje, kai žodis "priskirti" turėtų būti vartojamas ir tada, kai ji neturėtų būti naudojama ??????????priskirti out = & b;

arba

visada @ (A arba B)

pradėti

iš = & b;

pabaigapirmiau pvz., kodėl vieną kartą "priskirti out = A & B"; yra naudoti ir kitą kartą tiesiog "out = & b;" vartojamas
 

Welcome to EDABoard.com

Sponsor

Back
Top