Unity-Gain Op-Amp

  • Thread starter firsttimedesigning
  • Start date
F

firsttimedesigning

Guest
Iš knygos ji sako, kad mažiausias leistinas įėjimo įtampa yra Vcss Vgs1.Vcss yra skersai srovės šaltinio įtampą.Didžiausia įėjimo įtampa yra VDD-Vgs3 Vth1.Matau, kaip autoriai gaus šių dviejų įtampos.What I dont suprasti, kad kas atsitiktų, jei įėjimo įtampa nukrinta žemiau minimalaus leistino įėjimo įtampa?ir įėjimo įtampa pasireiškia aukščiau max leistina įėjimo įtampa?Ar vienas tranzistorius eiti į triodinį regione?If so, how?

I am guessing, kad kai jis yra mažesnis už minimalų leistiną įėjimo įtampa, kai tranzistorius nebus atlikti elektros srovė.Bet aš negaliu suprasti, kaip veikia tai, kas nutinka ...
Atsiprašome, bet jums reikia prisijungęs, kad galėtumėte peržiūrėti šį priedą

 
Kai įėjimo įtampa yra mažesnė Vcss Vgs1 tada srovės šaltinis Iss nebus pakankamai įtampa skersai.Taigi, kai jūs jį įgyvendinti naudojant MOS savo Vds sumažės žemiau Vgs-V studijų tašką ir jis vyks į triodinį, ir taip sumažinti savo elektros srovė.
Kai įėjimo įtampa viršys didžiausią įėjimo tranzistorius M1 pateks į triodinį nuo M3 Vgs yra pastovus, nes šiuo metu joje yra nustatyta uodega dabartinę kad Vgs valgyti į M1 Vds kelia tai, kad eiti į triodinį .Pastaba Kai įėjimo įtampa yra didesnė įtampa iš srovės šaltinio mazge viršų taip pat didės, nes Vgs jei M1 nustatyti srovės šaltinio Iss.
Manau, kad tai turėtų būti aiški darbo.

 
Šis klausimas gali būti labai gražiai atsakė naudojantis osciloskopu.Kas atsitinka, yra ta, kad, kai įtampa nukrinta žemiau tam tikro lygio, tranzistoriai, gauti i ¹ jungtas, o jei įtampa viršys Vmax, tranzistoriai, sudaryti triodinį regione taip įvedant Harmonic į išėjimo signalo.
Taigi, ekrane pamatysite tiesia linija iš apačios, o lenkta linija gali būti vertinama ne dėl signalo viršuje.
Į sveikatą

 

Welcome to EDABoard.com

Sponsor

Back
Top