Skaitmeninis Demoduliacija

S

shaomiss

Guest
Sveiki, aš noriu naudoti FPGA demoduliuoti QPSK signalo. IF = 140MHz BW = 3.5MHz Noriu naudoti 70MHz laikrodis bandinio IF signalą, dozės dirbti?
 
tai geriau, jei ir gali naudoti DDC priekio B4 demoduliavimo, konvertuoti šį IF Baseband arba labai netoli Baseband. B / w, 3.5Mhz nėra problema FPGA atlikti QPSK demoduliavimo. kas yra duomenų perdavimo sparta?
 
70Mhz neveikti, 60Mhz ir 65Mhz gal geras. , jei jūs naudojate 70Mhz mėginių ėmimo laikrodis, atrinktų neigiamas signalo spektro bus teigiamas spektro slapyvardį su, ir jums bus ne demoduliuoti savo PSK signalo. , jei jūs naudojate 60M-65Mhz atrankos laikrodis, atrinktų skaitmeninio signalo spektro bus įsikūrusi 10M-20MHz, ir pseudonimą poveikis neatsiras.
 
Sveiki noriu paklausti apie objektą klausimą. Mes galime įgyvendinti tokio demoduliavimo su DSPs? Ar yra DSP kortelės šiai paraiškai (TI ar Motorola)? Noriu sužinoti, ar toks demoduliavimo gali būti įgyvendinama naudojant Simulink automatinio kodo generavimo įrankis DSP. Ačiū
 
Hi emrek, galite naudoti DSPs įgyvendinti skaitmeninės demoduliatorius duomenų perdavimo sparta yra maža. Dėl didesnio duomenų perdavimo spartos sistemų, ne: MAC skaičiavimai bus morem, ir u reikalauja daug daugiklius dirbti tuo pačiu metu išlaikyti, duomenų perdavimo sparta. Ne skirtumas: DSPs ir FPGA daugiklis yra didelis, ir todėl FPGA gali duoti geresnių rezultatų už tą patį, palyginti su DSPs
 

Welcome to EDABoard.com

Sponsor

Back
Top