sigma-delta ADC per diskretizavimo spartą kompromisą.

N

nathanee

Guest
Labas,

Yra apie sigma-delta ADC klausimą per-sampling rate vs Kvotos numeris kompromisą atlygį.

Planuojama, kad tikslas yra turėti SNDR = 100dB, yra du sprendimai SD moduliatorius.
1.OSR = 512 * fs ir 2nd Order.
2.OSR = 256 * fs ir 3 tvarka.

Jei Opamp dizainas nėra butelio kaklas, tai reiškia, kad Opamp gali susitikti nužudė dydžio, BW reikalavimus, kai OSR = 512 * fs.
Galia ir plotas yra ne dizaino problema.

Is it OK naudoti OSR = 512, bet koks sisteminis trūkumas?
Neseniai popieriaus skirta link mažiau mėginių ėmimo dažnis.Manau, kad viena iš priežasčių yra mažai galios, bet kitokios naudos?

Atsiprašau už mano prasta anglų kalba, tikimės, kad jūs visi gali suprasti mano klausimą.
Linkėjimai,
-Nathan

 
Yra Notting neteisingai pasirinko OSR 512, bet Dont reikia, kad GBW iš Opamp yra 512 * fs
Daugeliu atveju 10 * fs yra daugiau nei pakankamai

 
Jūsų klausimas gali būti per daug idealus, ir jei ne su galia, plotas, Opamp greitis, tik padidinti savo OSR labai didelis yra "OK" ar tiesiog padidinti savo filtrą, kad yra labai gerai?Jums nereikia laikyti greičio, tai kodėl negalima naudoti labai OSR?Jums nereikia rūpintis energijos ir plotas, tai kodėl negali naudoti aukštos tvarka?

Blokuoti lygio tyrimas ieškoti kai topologija, kurie geriausiai atitinka praktinio projektavimo specifikacijas, pavyzdžiui, elektros energijos, srityje, greitis, triukšmas ir tt Taigi, jūs turite atsižvelgti į šiuos aspektus, prieš pasirinkti ką OSR ir kokia tvarka.

 

Welcome to EDABoard.com

Sponsor

Back
Top