Reikia įrankis, galintis galia modeliavimas.

T

teksaiya

Guest
Jeigu aš turiu vartai lygio netlist failą (Verilog, VHDL), kuri įrankį galite naudoti norėdami įdėti šį netlist failą kaip atvykti ir imituoti galios (tiek statinis ir dinaminis galios)?
Aš neturiu jokių projektavimas pagal vartai patirties lygio.

Ačiū.

 
Pradėti iš ModelSim SIM (arba bet koks kitas simuliatorius kaip galima sukurti VCD failas, kuris yra beveik visi iš jų) - tai pašarinių rezultatai grįžti į savo sintezė įrankis padaryti galia esimate.

 
Sveiki jbeniston,
Labai ačiū už jūsų patarimus.

Štai kaip aš bandėme ją prieš su Xilinx XPower & Altera PowerPlay, bet aš norėčiau ne priklausys FPGA ar nepatikslinta technologijas.Būtent, aš norėčiau padaryti galia modeliavimo po (Automatinis) vietą ir maršrutą proceso ASIC technologija.<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Pradėti iš ModelSim SIM (arba bet koks kitas simuliatorius kaip galima sukurti VCD failas, kuris yra beveik visi iš jų)

naudokite PRIMEPOWER

 
Sveiki ir ačiū HolySaint,

Ar galite pasiūlyti man kitas nemokamus įrankius?
Anyway, aš pirmiausia išbandyti savo pasiūlymą aukščiau.

 
Azuro's PowerCentric duos jums dinamiškas ir nuotėkio galios analizę.Jūs galite pateikti VCD, bet jums nereikia su savo vectorless veikla kartos.It's not be nors.

Svarbus dalykas visus ankstesnius respondentų negalėjo paminėti, kad jūsų modeliavimas turi būti tipinės aktyvumą jūsų lustas turės savo įprastomis eksploatavimo.Ką turiu galvoje tai, kad funkcinė patikra testas vektoriai yra labai nenaudingas matuoti numatomą elektros energijos išsklaidymo savo dizainą.

Priežastis yra ta, kad funkcinė patikra pratimus kai gana keista ir nerealu, taip, kad vargu ar kada nors atsitiks "realaus gyvenimo" lustas.Taigi jokių įgaliojimų Jūs grindžiamai priemonei šią keistą elgesį, taip pat bus "keista" ir nerealu.Tiesiog laikyti jį galvoje.

 
Formuoti VCD, naudojant modeliavimą, kuris atspindi tavo testas yra standartinis būdas matuoti galia modeliavimas.Taigi reikia

1) diegimo gatelevel modeliavimas atstovas bandymo atveju, dėl kurio jūs galios matavimo
2) Sukurti VCD (Kadangi VCD yra standartinis formatas, galite naudoti bet kurį modeliavimo įrankį)
3) traukti į VCD ir bibliotekų jūsų sintezė priemonę ir paleisti maitinimo skaičiavimo komandas ir jūs turėtumėte būti apskaičiuota galia.

Yra keletas bendrovių, kurios atėjo su galios įvertinimas įrankius RTL lygiu, ir mes naudojome vieną ir tai buvo ne kur šalia faktinis elektros energijos naudojama mikroschema, o VCD įvertinimai buvo labai panaši į faktinių galia naudojama mikroschema.

Saqib

 

Welcome to EDABoard.com

Sponsor

Back
Top