Paprastas PCM laikrodis atkūrimo

D

domble

Guest
Turite NRZ PCM duomenų srauto, reikia susigrąžinti iš jo laikrodis. PCM duomenų per radijo kanalą. Naudojant integruoti ir iškelties filtro susigrąžinti faktinius duomenis iš PCM, todėl laikrodis naudojami laiko šis. Naudojant lygintuvas, skambėjimo filtras, ir su PLL veikia gerai, bet ... Duomenų perdavimo sparta gali skirtis apie 10% (lėtai, tik temperatūros svyravimams). (Atkurti laikrodis taip pat naudojama dekodavimo IPS koreguoti savo laikrodį norma, kad atitiktų duomenų perdavimo sparta, išieškotos iš tikrųjų yra duomenų įvesties per UART). Skambėjimo (LC) filtras negali valdyti šių didelių skirtumų Clock Rate. Taigi, mes bandėme įvairių tipų fazės detektorių, kuris neturi proto trūksta kraštus (ty PCM duomenys). Dabar mes negalime gauti PLL užraktas per visą įėjimo dažnių diapazone, naudojant Aleksandras gali arba hogge fazės detektorius, nebent ji taip pat labai jautriai reaguoja į triukšmą ir drebėjimas duomenų įvedimo. Bet kilpa tipų filtrų pasiūlymus? Aktyvus integravimo kilpa filtras atrodo geriausia (leidžia nulinės fazės poslinkio iš hogge detektorius), bet ji iš tikrųjų darbas yra sunku. 2μs šiek tiek laiko, 74HC4046 VCO. PCM duomenų iš PIC, "tuščiosios eigos" laikotarpiai, apie 10 bitų kartus maks. Bitų laikrodis yra nuolatinis (ty ne keisti laikotarpį tarp TX bytes). Kažkas taškas man į gera išteklius? Namas.
 
gali būti, kad yra kvaila idėja - galite Autotune skambėjimo filtras (varicaps)? Ir / arba gali būti, galite pridėti šiek tiek dažnio išlaikymo galimybe savo grandinę, kad ji bus nuolat naujausią Freq jei įpratęs būti įvesti nuo žiedo filtrą arba kitą CdR variantas. Tai užtikrins, spyna bus ten po 10 bitus trukmės atotrūkis.
 
[Quote = Meno] gali būti, kad yra kvaila idėja - galite Autotune skambėjimo filtras (varicaps)? [/Quote] Ne kvailas mintis! Tikriausiai galėtų stebėjosi, kad. Bet pic mikro būtų kontroliuoti varicap, pritaikant ją piko PP įtampą nuo filtro. Gali būti sudėtinga algoritmą, nes jis turės dirbti, kokiu būdu reguliuoti varicap (gali būti formuojamos taip, kad abiejų pusių piko ...). [Quote = Meno] ir / arba gali būti, galite pridėti šiek tiek dažnio išlaikymo galimybe savo grandinę, kad ji bus nuolat naujausią Freq jei įpratęs būti įvesti nuo žiedo filtrą arba kitą CdR variantas. Tai užtikrins, spyna bus ten po 10 bitų trukmės atotrūkis. [/Quote] manau, tikrai lėtai reaguoja su PLL kilpa filtras padarys, kad, tačiau, atrodo, reikia fazės / dažnio detektorius (aš manau, kad 2 tipo, 4046) kad gera surinkimo diapazonas. Aš taip pat buvo įdomu, jei yra bet kokio skaitmeninio / programinės įrangos technologijas ... bet manau, kad reikia reikia palyginti greita laikrodžiai. Tai lengva iš pradžių, kita sistema yra 2Mbit pcm duomenų (4 kartus greičiau). Namas.
 

Welcome to EDABoard.com

Sponsor

Back
Top