Pagalba ir LVDS Tx

D

discover_AMS

Guest
Hi all

Aš dirbu LVDS TX į 130nm technologijų perdavimo 250MHz clock (schema pridedama)

Turiu Užklausa dėl Pelnas iš PFBK stiprintuvai
Pagal Bendrąją režimas ir diferencialas modos išėjimo sūpynės specifikacija aš nusprendžiau
Tranzistorius dydžių produkcijos perjungimo tinklą

Dabar MN2 dydis išeina labai didelis ir MN2 CGS = 992.2920f & CGD = 91.2043f

Dėl MN2 vartai nutekėjimo talpa beveik lygus
CGD cm = CM = Tarkime aš 3pf

Bendra talpa matyti vartų šaltinis MN2 yra
Cm / (1-AV) CGS, kuri yra beveik lygus CGS
Taigi Bias Current, turėtų būti nuspręsta CGS ir nužudė norma PFBK CKT
I = CGS * dv / dt

Kiek nužudė norma galiu imtis šio PFBK 4 CKT?
Vienintelis dalykas, I m stebėti čia, jei naudojama mažiau Bias Current PFBK CKT taigi ji yra labai mažiau 2 išvaryti didžiulis MN2 dabartinio kriaukle
PFBK tranzistorių dydis yra taip pat didelis?

Please help me.
Thanks & Regards
Sunil

 
gerai, jūs galite manyti CP būti bondpad-Talpa (kažkas tarp 1pF ir 5pF turėtų būti ok - 5 PF yra alrady gana etreme - galvoti apie pilnutinė varža 1 / 2 * Pi * F * CP apie 100 MHz, - tai konkuruoja, nei jau gana aiškiai su nutraukimas)

vistiek LP yra dėl bondwire ir tt - apie kai NH (5?) induktyvumą, ...

cl tai įkelti capcitance - normaly prielaida, taip pat kad yra keletas PF-iki ...

tik realus paketas modelį ir RC-išgavimo iš išdėstymas leis jums daugiau sužinoti ...

Jei turite kodo pavyzdį kaip Jūs taip pat galite gauti žvilgsnis kaip sukabinimo inductances tarp adjescent linijos gali turėti įtakos išėjimo Pins - tada mano, darosi visiškai pasikeitė

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Mirkčiojimai" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top