OTA dizainas ....

M

makanaky

Guest
Šiuo projektu siekiama dizaino visiškai Diferencialinė OTA būti naudojamas kaip vienybės su
reguliuojamu buferis
ir perjungti kondensatorių filtravimo programas.Numatoma apkrova yra 1 pF kiekvienoje pusėje, kaip
parodyta žemiau.Į vairo privalo atsižvelgti į didžiausią swing 3 V Diferencialinė -
smailės iki smailės veikia esant 40 MHz ir taikomas sąnaudų ir stiprintuvas.OTA s
atviro ciklo gauti turi lygi arba didesnė kaip 64 dB.Grandinės veikia nuo 1,8 V supply
ir gali naudoti ne daugiau kaip 0,5 mA.Reikalavimas dėl trečiųjų harmoninė distorsija būti
žemiau -60 dBc (ty trečiosios Harmonic signalas produkcijos yra 60 dB žemiau pagrindinės).
Galite manyti, turintys idealus nuoroda dabartinius ir esate turėjo dizainas
dabartinis veidrodžio poslinkis grandinės pateikti srovės šaltinis tranzistorius ir stiprintuvas.
Rekomenduojama žingsniai už dizainas:
1 - Pasirinkite teisę topologijos
2 - Išversti dizaino reikalavimai į grandinę specifikacijos
3 - Suplanuokite OTA ir CMFB vairo
4 - Patvirtinti grandinės efektyvumą.<img src="http://img329.imageshack.us/img329/4673/57414877gl8.th.jpg" border="0" alt=""/>

[/ img]

 
Šio dviejų etapų amplfier:
Pirmasis etapas yra teleskopinės amplfier (poslinkis = 0.1mA), antrasis gali būti bendro šaltinio (Įstrižinės = 0.4mA).

 
bet shouldn't teleskopinės įstrižinės dabartinės būti didesnis, nes plaukia per daug tranzistorių (4 tranzistoriai už filialas), o bendrą šaltinį dabartinių srautų tik per 1 tranzistoriustaip pat kaip dydžio tranzistorius .....I dont know kaip pradėtiI also dont know ar pradėti ranka analizė ar imituoti ....plz duok man patarti

 
pradėti ranka analizė.įstrižinės į antrąjį etapą, paprastai turi būti didesnė už lengvai kompensaciją.pasirinkite sroves, pasirinkite vod = 0,2 visiems tranzistorius, tada rasti W / L.L = Lmin for the moment.sąmatos dydžio kompensacijos ribą.tada beveik viskas, ko jums reikia ir jūs galite pradėti imituoti jis pirmą einamojo įstrižinių (visi tranzistoriai ir sočiųjų) ir kitą AC atsakymą, ir ...

 
Manau, kad vienas etapas ochratoksino bus lengviau kurti ...

Galite pabandyti perlenkta arba srovės veidrodis topologies.

Dydžiai: pradėti nuo pradinio W / L atspėti.Tai paprastai daroma pasirenkant ukos įtampa ir dydžio tranzistorių, kad būtų pasiekti norimi swing.Tada vyks iteracijų optimizuoti.Pavyzdžiui: padidinti pelną, padidinti L ir saugo W / L nuolat, bet tada BW nukentės.

 
Bas akių elsingle etape hayeb2a makhno2 elswing beta3oo?(0.3V ir sako 4 MOSTs y3ny 75mV lekol wa7ed?)

 
safwatonline rašė:

Bas akių elsingle etape hayeb2a makhno2 elswing beta3oo?
(0.3V ir sako 4 MOSTs y3ny 75mV lekol wa7ed?)
 
bbbb parašė:

Šio dviejų etapų amplfier:

Pirmasis etapas yra teleskopinės amplfier (poslinkis = 0.1mA), antrasis gali būti bendro šaltinio (Įstrižinės = 0.4mA).
 
Manau, kad dabartinis paskirstymas priklausys nuo GBW, todėl pabandykite gauti sąmatos vertė, GBW ir reikia tada pamatyti toplology ir naudoti tada platinti esamą, jei norite gauti GBW (su marža), kad ir reikia imtis fazės skirtumą gimęs sąskaitą, siekiant palengvinti kompensavimą, kad ir bus panaudoti frezuotojas tada ir reikia didelių gm2 lt perkelti secnd słupowo išskyrus ir dominuojančios słupowo arti (ty ir reikia geros srovės
2. filialas), bet gauti gerą pelną BW ir turės didelę gm1, kad pabandyti padaryti ką nors prielaidomis ir pirminio projektavimo ir vėl pritaikyti jį reikia (ant treniruoklio)

 
hey guys,

i baigtas dizainas tapatybę įgyti buferio visi būtini specifikacijų (64 dB atvirojo kontūro padidėjimas, 0,5 mA atiduotų dabartinį ... tt)

išskyrus tai, kad prijungti prie ochratoksino A, kaip parodyta šioje grandinėje ir priėmimo AC raidos ir gavo 0 dB kreivė pratęsiančius iki 45 MHz (unitatem naudos buferio su VU = 45 MHz)

tačiau taikant sinusoidinės ir 0.75V amplitudės veikia esant 40 MHz reikia -> o / p yra per mažas (ne arti i / p dydžio)
ty differential input yra 3V dvipuse amplitude, o skirtumas o / p yra 1 prieš dvipuse amplitude

kodėl šis prieštaravimas tarp dažnio atsakas ir laiko atsako?

taip pat 3 harmoninė distorsija yra labai didelis (32 dBc ne 60 dBc kaip reikalaujama)

taip plz guys help me

 
Nes abiem modeliavimas turite neįsisteigęs DC įtampai.Jei probed įvesties terminalai pereinamųjų analizė, rasite juos 0V jei įvesties įtaisai NMOS ar 1.8V jei įvesties įtaisai PVO.

Išbandykite šiuos ir pamatyti, kokia padės:
1.Nustatyti pradinę būklę dėl indėlio pora į dešinę vertę.
2.Prisijungimas ir sąnaudų terminalų į didelės varžos (10M) prie tinkamo DC įtampai.galima pastebėti weired poveikį pereinamųjų / AC modeliavimo rezultatų, nes nuo jo.
3.Jūs paminėjote, kad OTA turi būti panaudota tam swtich dangtelį projektavimas, kodėl gi ne imituoti su jungikliai.Jūs negalėsite atlikti prasmingą AC modeliavimas tokiu atveju nors.Parašytas po 1 minučių:Vienas kitas dalykas, jei norite pridėti Jūsų krovinio 0.5pF perside ne 1pF, nes kiekviena šalis turi 1pF į atsiliepimus serijoje su 1pF į įvesties pusėje.

 
Aš atėjau per vėlai ..

Bet kokiu atveju, norėčiau pridėti kažką ..

Apskritai, teleskopinės cascode suteikia didelis pelnas (įgaliojimų gm ro), tačiau mažai swing (dėl įtampos headrooms reikia laikyti visus tranzistoriai ir saturation) ..Tai iš dalies yra išspręstas sulenkto-cascode topologijos ..

Taigi, galite gauti daugiau nei reikia gauti naudojant BENDROS sulankstytas cascode prieaugis su CMFB ..

Regardign AC modeliavimas, nepamirškite, kad šios rūšies modeliavimas yra Linijinis simuliatorius, kad jis gali's show kadrowanie ar nelinijinėms pasekmės grandines, be to, prieš paleidžiant laikinas modeliavimas, jums geriau tikrinti prober bendro režimo poslinkis!

Hope that helps

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Šypsotis" border="0" />Į sveikatą,
- Knack

 

Welcome to EDABoard.com

Sponsor

Back
Top