E
eltonjohn
Guest
Turiu padaryti dėl simuliatoriai MANO MOKYKLOS prezentacija.Aš turėjo ilgą laiką dabar nuoseklaus projektavimo metodika priėmimo samprata
kuri dabar atrodo labai arti ir tik trūkstamas komponentas, pilnas
Mano sistema DIAGRAMA atrodo 8 i tai du loops vienas ant DĖL DSP DESIGN
ir apačios linijos DĖL FPGA ..segmentus jungianti abi linijos yra MATLAB / Simulink ..dalis tiesiog trūksta dabar yra C kodas PARALLIZER ..kad bus convert C kodą HAENDELC .. tai bus mano naujam projektui!uždaryti apačioje kilpa ant FPGA pusės! ..
Gerai kalbėti apie DSP viršų linijos.Turiu didelį MODELIAVIMO APLINKA
ir yra
MATLAB-Simulink -> VISSIM -> C (C kodas kartos lygis)
MATLAB-Simulink-> C-> SMASH (multi-lygio imitavimas)
MULTISIM-> SMASH (grafinė sąsaja prieskoniai)
VHDL-> SMASH (visi VHDL crap out there!)
iš šios schemos modeliavimo dabar galiu pateikti realiu laiku kodas DSPs ne MULTIDICIPLINARY lygis
ši sistema leidžia man dabar imituoti mechaninės - analoginis - skaitmeninis sistemų
dar vienas komponentas nėra ir optinis ..
Noriu gaminti DSP lygiaverčių modelių mechaninių sistemų
kuri dabar atrodo labai arti ir tik trūkstamas komponentas, pilnas
Mano sistema DIAGRAMA atrodo 8 i tai du loops vienas ant DĖL DSP DESIGN
ir apačios linijos DĖL FPGA ..segmentus jungianti abi linijos yra MATLAB / Simulink ..dalis tiesiog trūksta dabar yra C kodas PARALLIZER ..kad bus convert C kodą HAENDELC .. tai bus mano naujam projektui!uždaryti apačioje kilpa ant FPGA pusės! ..
Gerai kalbėti apie DSP viršų linijos.Turiu didelį MODELIAVIMO APLINKA
ir yra
MATLAB-Simulink -> VISSIM -> C (C kodas kartos lygis)
MATLAB-Simulink-> C-> SMASH (multi-lygio imitavimas)
MULTISIM-> SMASH (grafinė sąsaja prieskoniai)
VHDL-> SMASH (visi VHDL crap out there!)
iš šios schemos modeliavimo dabar galiu pateikti realiu laiku kodas DSPs ne MULTIDICIPLINARY lygis
ši sistema leidžia man dabar imituoti mechaninės - analoginis - skaitmeninis sistemų
dar vienas komponentas nėra ir optinis ..
Noriu gaminti DSP lygiaverčių modelių mechaninių sistemų