kuri priemonė, jums naudoti elgsenos modeliavimas

B

beabroad

Guest
hi all

Norėčiau sužinoti, kokia priemonė yra geriau už elgesio modeliavimas, pavyzdžiui, PLL arba CDR.

Prašome taip pat pasakyk man, ar jūs esate bendrovė, ar universitete.Norėčiau žinoti, ką žmonės naudoja šių dviejų sričių.

Manau, kad kandidatai Matlab, Simulink, skelbimai, verilog-ar AHDL tt

ačiū.

 
I am in University.
Apskritai, aš dirbu su MATLAB ir Simulink.
Be to, systemC yra geras sprendimas

 
visualart rašė:

I am in University.

Apskritai, aš dirbu su MATLAB ir Simulink.

Be to, systemC yra geras sprendimas
 
MATLAB Simulink ir reklamos, abu naudoti.
Tačiau Simulink pirmenybė.
dirbti įmonėje.

 
Verilog-ir Simulink universitetas
Verilog-tai tikrai gražus.Kai baigsite behaviral modeliavimas ir pradėti tranzistorius lygio grandinės projektavimo, statybos blokus galima lengvai pakeisti iš Verilog-siekiant schematiškai peržiūrėti po vieną daryti sistemos modeliavimas.
Be verilog-, Jitter taip pat gali būti imituojamos, kuri yra nurodyta pridedamame dokumente.
Atsiprašome, bet jums reikia prisijungęs, kad galėtumėte peržiūrėti šį priedą

 
Naudoti šiuos įrankius:
MatLab, Simulink, OrCAD, MULTISIM analoginių modeliavimas.

 
Simulink nėra labai gerai imituoja elektroninius komponentus.Papildomas skambinti Simpower sistemų blockset turi ribotą funkcionalumą.

Verilog-suteikia aiškią migracijos kelias IC lygį ir žino apie galimą / srautas (įtampos ir srovės).Taip pat galite nurodyti risetime, falltime, vėlavimas kiekvieną bloką.

Aš nesu nei universitete ar įmonėje, bet aš esu ne taikos.
ir aš naudoju verilog-.

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />Check out dizaino pavyzdžių pllLib į Cadence / šmėkla.

Pat apkuopti per elgesio modelių konferencijų archyvuose.
http://www.bmas-conf.org/

 
Aš universitetas
Aš naudoju skelbimus ir Matlab.
Manau, ADS yra patogiau ir greičiau, o Matlab yra labai profesionalus.

 
Aš naudoju verilog-A (su Spectra), o skaičiavimai naudojant MATLAB.ASCII failas yra iš TRAN modeliavimas.
Pramonė

 
im naudojant Verilog-su šmėkla
universty
Verilog-in Analog dizainas aplinka yra labai naudingas ir padėti iš viršaus į apačią projektavimo srautas

 
Matlab -> Simulink -> VHDL-AMS/VerilogA (laipsnis ėmimo ir eksploataciją)

Įmonė

 

Welcome to EDABoard.com

Sponsor

Back
Top