Kodėl verta naudotis dvigubai INVERTER vartų??

E

Elits

Guest
Hi all,

I Ever See skaitmeninio schematiškai dizainas, naudojant dvigubą INVERTER tik perduoti logika 1 Kas yra tikslas?Kodėl ne direcly prijungtas?tai metode turi ryšį su vis srove arba galia logika 1?

ačiū.

Elits

 
Jis naudojamas kai kuriose kaip sudedamoji dalis greičiau išspręsti duomenų Lenktynės skaitikliai.

 
yra keletas naudoti šią praktiką. Vienas iš jų yra kaip dabartinis buferio. norite pravažiuoti tą patį loginį narėje kaip ir pirkimo, o jie sugebėjo kažką. Kitas naudojimas yra formuojamas signalas. Kai loginis impulsai nėra tikrai tiesiai ant briaunų ir nėra predictible kada perjungti taip, kad "padaryti jį labiau logiška atrodė" ir suteikia jai realių terminų yoy norite formuoti jį inverteriai. Tai dažnai būna su generatoriai atveju.
Pagaliau dar yra, kai norite pakelti arba nuleisti su CMOS LOGIC įtampa!

 
Labas,
Tai primaly naudojamos buferinės aukštos dabartinis reikalavimas signalą.Ji apsaugo signalą nuo iškraipymų.Yra keletas su hysteysis o inverteriai / p, taigi tai iki signalo formas, taip pat.

Nuoširdžiausi linkėjimai,

 
jis gali būti naudojamas nedelsiant, kitos ją naudoti yra "Refresh" signalą iš vartų prijungtas prie dvigubo keitiklio išėjimo.

 
Tai dažniausiai naudojama kaip buferis, kad galėtų vairuoti dideli talpinė apkrova, kaip pavyzdžiui, apie IC paketą, galite naudoti kaiščių kaskadowymi inverteriai kad buferis signalo išėjimas

 
Dvivietis Inverter vartai mato keletą programų:

1.Vairuoti aukštos talpinė apkrova.CMOS INVERTER rasti skaitmeninės logikos naudoja minimalaus dydžio tranzistorius, todėl negali vairuoti tokios apkrovos.Jis bus ilgai už tokius pakrauti arba iškrauti krovinį naudojantis minimalaus dydžio tranzistorius (kurios gali nukentėti nuo Punch-through).Vienas iš būdų yra naudoti kelis buferis grandine ar paskleista inverteriai.Dvivietis inverter yra vienas toks pavyzdys.Antruoju ir vėlesniais inverteriai yra suprojektuotos taip, kad daugiau tranzistorių atidžiai sumažinami taip, kad žemas-aukštas pereinamojo laikotarpio metu ar High-Low pereinamojo laikotarpio metu yra greitas (greitas loginio elemento vėlinimo).Tai taip pat sumažina trukmės trumpojo jungimo, kai dabartinis CMOS INVERTER jungikliai ir taip pat suteikia staigesnis krašto.

2.Domino logika naudoja dinaminius CMOS Logic keitiklio.Tai INVERTER yra sklende išsaugoti ankstesnes logika vertė.Jei prieš logika keitiklio naudojamas domino logikos, kaip tai gali būti vadinama dvigubu keitiklio.

3.Atsitiktine logika, kur 74-serijos mikroschemos yra naudojamos.Dvivietis INVERTER vartai yra naudojami daugiau sirgalių iš vairuotojo, kuris gali būti TTL, ECL, atviras kolektorius, Open-Drain tt Paprastai autobusų vairuotojams gali tekti važiuoti daugiau nei vieną signalo linijose ir dukart inverter yra naudojami, siekiant padidinti Fan-out išlaikant tą pačią logiką vertės dukart apverčiant.

 

Welcome to EDABoard.com

Sponsor

Back
Top