R
Ranier
Guest
Labas
Aš projektavimas PLL naudojant 0.13um procesas. (I used hspice)
(VCO 150MHz ~ 300MHz, įvesties 11 ~ 22MHz, PM = apie 58)
Radau kažkas, kai imituojama PLL.
Kai aš ". TRAN 0.1ns 10us", PLL veikia gerai.
Bet kai aš ". TRAN 0.01ns 10us" Ciklas filtras voltrage parodyti virpesiai.
(Iki išėjimo Jitter labai aukštas)
I don't know skirtumas dvi sąlygas.
ir kurių sąlyga aš manau 0.1ns arba 0.01ns?
Ačiū,
JH.
Aš projektavimas PLL naudojant 0.13um procesas. (I used hspice)
(VCO 150MHz ~ 300MHz, įvesties 11 ~ 22MHz, PM = apie 58)
Radau kažkas, kai imituojama PLL.
Kai aš ". TRAN 0.1ns 10us", PLL veikia gerai.
Bet kai aš ". TRAN 0.01ns 10us" Ciklas filtras voltrage parodyti virpesiai.
(Iki išėjimo Jitter labai aukštas)
I don't know skirtumas dvi sąlygas.
ir kurių sąlyga aš manau 0.1ns arba 0.01ns?
Ačiū,
JH.