Klausimas dėl PLL modeliavimas

R

Ranier

Guest
Labas

Aš projektavimas PLL naudojant 0.13um procesas. (I used hspice)
(VCO 150MHz ~ 300MHz, įvesties 11 ~ 22MHz, PM = apie 58)

Radau kažkas, kai imituojama PLL.

Kai aš ". TRAN 0.1ns 10us", PLL veikia gerai.

Bet kai aš ". TRAN 0.01ns 10us" Ciklas filtras voltrage parodyti virpesiai.
(Iki išėjimo Jitter labai aukštas)

I don't know skirtumas dvi sąlygas.

ir kurių sąlyga aš manau 0.1ns arba 0.01ns?

Ačiū,
JH.

 
sunku pasakyti, kad 0.1N arba 0.01n yra labiau tikėtina, jei nėra kitos informacijos, yra teikiama.
Pabandykite naudoti ". parinktį acurrate"
jei hspice versija yra ne senesnė nei 04,09 ". parinktį runlvl = 6" ar ". parinktį runlvl = 5" taip pat gali būti teisiamas.

 
Labas

Aš išspręsta problema.
Aš applied VNTOL = 1e6 RELTOL = 7.5e-04, variantą.

Bet aš vis dar nežinau, skirtumas 0,1 ir 0,01.

Ačiū.

 
Koks jūsų tipo VCO?
Ar VCO yra užrakintas norimą dažnį?
Jei ne, prašome simuliuoti ilgą laiką.

Ar naudojatės post = 1 arba post = 2?

 
skirtumas yra tarp modeliavimas step.when u say. TRAN 0,1 10us, trumpalaikis modeliavimo žingsnis yra 0.1us
ans, kai u pasakyti 0.01us žingsnis 0.01us.so Antruoju atveju rezultatai bus tikslesni, kad u galės nagrinėti išsamiau jūsų modeliavimo rezultatus.

linkėjimai
Amarnath

 

Welcome to EDABoard.com

Sponsor

Back
Top