Klausimas apie L30nardo Sp3ctrum

G

gnomix

Guest
Labas visiems,
Aš taip klausimą L30nardo Sp3ctrum vartotojai:

Aš Netlist (pvz. pridedamas) atvaizduotą žemėlapyje Xilinx technologijos, mano tikslas yra paversti šį Netlist į @ ltera prietaisai.
Kaip aš galiu atlikti jo?

Su 5ynop5y5 aš galiu nustatyti, kad bibliotekos ir tikslinės biblioteką tada skaityti Netlist ir atlikti "išversti" komandą ir žaidimas bus baigtas.
Kažkas gali bandyti išversti Netlist į pridedamas tada man davė komandą failas naudojamas jis?

Nuoširdžiausi linkėjimai
Gnomix
Atsiprašome, bet jums reikia prisijungti, kad galėtumėte peržiūrėti šį priedą

 
Manau, jūs neturite prieigos prie dizaino bylos VHDL?Tai būtų geriausias būdas tai padaryti perkėlimui.

Yra gal taip, kad būtų galima tirti: Kai kurios priemonės, galinčios generuoti VHDL produkcija modeliavimo tikslais iš EPF failą.Aš padariau tai @ ltera MAX II ,
o rezultatas būtų tikrai kvailas RTL lygio DTL.

Nežinau Xilinx įrankiai gerai reikalauti tht galimybė egzistuoja, bet pabandykite ieškoti aplink bitų, tai gali būti būdas arčiau.

Sėkmės (jums gali prireikti jį

<img src="http://www.edaboard.com/images/smiles/icon_confused.gif" alt="Confused" border="0" />

)

Ted

 
Net jei jūs sukursite VHDL kodą iš Netlist, jis turės Xilinx Pirmykštė, bendrai negalima apibendrinti tai @ ltera.

gnomix rašė:Su 5ynop5y5 aš galiu nustatyti, kad bibliotekos ir tikslinės biblioteką tada skaityti Netlist ir atlikti "išversti" komandą ir žaidimas bus baigtas.

 
buzkiller rašė:

Net jei jūs sukursite VHDL kodą iš Netlist, jis turės Xilinx Pirmykštė, bendrai negalima apibendrinti tai @ ltera.gnomix rašė:Su 5ynop5y5 aš galiu nustatyti, kad bibliotekos ir tikslinės biblioteką tada skaityti Netlist ir atlikti "išversti" komandą ir žaidimas bus baigtas.

 
Labas visiems,
Aš atliko šiuos veiksmus (rasti "L30nard0Sp3ctrum sintezė ir technologijų vadovas, v2001.1":

1 žingsnis> load_library xcv2
2 žingsnis> skaityti e: \ temp \ pwm.edf
3 žingsnis> load_library flex10
4 žingsnis> optimizuoti paveiktoms flex10
************** Dialogową: **************
- Pradėti optimizavimas dizainas. Work.PWM.rtl
Dėmesio, Jūsų produkcijos dizainas atvejais priskirti xcv2 technologija.<=======????????????
Dėmesio, Jūsų produkcijos dizainas atvejais priskirti xcv2 technologijų .<=======????????????
Jei tai nėra pageidaujamas elgesys, prašome susisiekti Exemplar klientų aptarnavimo <=======????????????
est est
Pass akredityvų Delay DFFs TRIS PI GO - procesoriaus --
min: sek
1 738 82 119 0 98 6 00:46
Informacija, Command "optimizuoti" baigtas sėkmingai
5 žingsnis> parašyti output_file.edf

Bet mano rezultatas yra toks:
************** Edif su (Xilinx ir @ ltera) biblioteka **************
(pavyzdžiui cnt_C_ix180 (viewRef Netlist (cellRef LUT3_L (libraryRef xcv2)))
(nuosavybės EQN (string "((i0 *! I1) (i0 *! I2) (! i0 * I1 * I2 ))"))
(nuosavybės EXMPLR_DONT_CHANGE (string ""))
(nuosavybės INIT (string "6A")))
(pavyzdžiui (pervardykite i0 "reg_PWM_CHC_int (14)") (viewRef Netlist (cellRef DfF (libraryRef flex10))))

Kodėl?

Linkėjimai
Gnomix

 
Priežasties produkcijos optimzed Netlist dar yra
instancijos, kurios priklauso originalios bibliotekos (xcv2) yra
"Išdėsčius variklis negalėjo apibrėžti correspneding
elgesį kai kuriais atvejais su tikslinės bibliotekos (flex10)! "

Jei numeris JT mapowanych instancijos tipas nėra per daug, tada
Galbūt galite pabandyti struktūra jas rankiniu būdu (arba parašyti scenarijų tai padaryti).

Bet komentaras bus vertinama:

<img src="http://www.edaboard.com/images/smiles/icon_surprised.gif" alt="Nustebinti" border="0" />
 
joe2moon rašė:

Priežasties produkcijos optimzed Netlist dar yra

instancijos, kurios priklauso originalios bibliotekos (xcv2) yra

"Išdėsčius variklis negalėjo apibrėžti correspneding

elgesį kai kuriais atvejais su tikslinės bibliotekos (flex10)! "Jei numeris JT mapowanych instancijos tipas nėra per daug, tada

Galbūt galite pabandyti struktūra jas rankiniu būdu (arba parašyti scenarijų tai padaryti).Bet komentaras bus vertinama:
<img src="http://www.edaboard.com/images/smiles/icon_surprised.gif" alt="Nustebinti" border="0" />
 
Accordiong į Edif Netlist,
Pavyzdžiui cnt_C_ix180 (viewRef Netlist (cellRef LUT3_L (libraryRef xcv2)))
(nuosavybės EQN (string "((i0 *! I1) (i0 *! I2) (! i0 * I1 * I2 ))"))
(nuosavybės EXMPLR_DONT_CHANGE (string ""))
(nuosavybės INIT (string "6A "))),

ląstelių cnt_C_ix180 yra nustatomas pagal išvaizdą
į viršų lentelėje.

Nors logikos funkcija gali būti lengvai zamapowanym,
Man įdomu, kad Le0nardo Spec * romo negali būti
išversti Look-Up-pasakos, kaip, pavyzdžiui, Lut * tinkamai!

Jei tai tiesa, kad vertimą, tada gal
1) Liūtas ** Spec *** neturi šis gebėjimas,
ARBA
2) Poreikis pridėti galimybė pasukti-apie šią funkciją.

Linkėjimai,
Džo

ps.1: Gal yra kitų dalykų, I
don't know yet.
ps.2: Aš ne visai susipažinęs su Leo *** specifikacijos ***

<img src="http://www.edaboard.com/images/smiles/icon_eek.gif" alt="Shocked" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top