klausimas apie dabartinį veidrodis?

W

wanily1983

Guest
hi guys<img src="http://www.edaboard.com/images/smiles/icon_question.gif" alt="Klausimas" border="0" /><img src="http://www.edaboard.com/images/smiles/icon_confused.gif" alt="Confused" border="0" />

: šaltinis degration Resistor gali sumažinti dabartinį veidrodis neatitikimas yra viena iš priežasčių yra ta, kad šis metodas gali sumažinti dėl VDS, nors kitos priežasties skirtumas?arba kai kurie iš maketo požiūriu priežastis?tikiuosi for ur reply.
linkėjimai
wanily
Paskutinį kartą redagavo wanily1983 apie 17 sausis 2006 14:03, edited 1 kartą

 
gerai laiką maketo bet įterpiamas papildomas prietaisas yra ne tai, kad OK ... jis daro grandinės didesni, bet sertance atvejais ji daro aplinkai panašus ... ir thats gera

 
Hi Syukri
bet jis visada naudoja manekeną, kad ląstelių atitikimo.
kas turi dar paaiškinti?

 
Už degeneracija rezistorius į dabartinę veidrodis priežastis yra ne neatitikimas.Priežastis yra tik padidinti išėjimo varža.

Tai tekstai, pamatysite, kad išėjimo varža yra vienas tranzistorius dabartinis veidrodis Ro, ir kada kreiptis šaltinis degeneracija rezistorius Rs, išėjimo varža tampa gmRoRs.

Atminkite, kad jums gali būti klaidinantys sumažinti neatitikimą su bendrąja šaltinis stiprintuvai klausimą.Į bendrą šaltinį stiprintuvas, jūs galite sumažinti neatitikimą su kilmės degeneracija, nes jis sumažina priklausomybę nuo GM, tačiau tai nėra dabartinės veidrodžių atveju.

Hope this helps

 
Aš nesutinku su dipswitch.source degeneracija dabartinės veidrodis yra naudojami siekiant sumažinti neatitikimo tarp tranzistoriaus parametrų poveikis.

 
Šaltinio degeneracija rezistorius tikslas dabartinės veidrodis yra dvejopas.Pirma, ji sumažina neatitikimo poveikis.Antra, ji padidina išėjimo varžos srovės šaltinio.

 
Tiesą sakant, huojinsi yra teisinga, kaip susiję su Bipolar technologijos: naudojant mažos vertės varžai (rezistoriai ir gerai suderinta, žinoma) Jūs sumažinti neatitikimą.

Tačiau su MOSFETs, nėra tinkančių tobulinimas.Ir jei vienas ne atsargus, mažų nesutapimų varžai save bus veiksmingai padauginta iš GM, ir gali padidėti nesutapimo!

 
Manau dipswitch yra teisus.į BJT atveju rezistorius prisijungti spinduolis yra skirta sumažinti Ar nesutapimus ir Mėn atveju, jis nėra toks pagerėjimas.abiem atvejais ji gali incraese išėjimo varža.

 
it decrease the noise

Nesu tikras, bet manau,
kad sumažinti triukšmąSkelbimas po 2 minučių:tikrai turiu klausimą: ar kruša.varža yra vienas pasipriešinimo pasitaiko abiejų sukelti jei dar manau, kad bus papildomi neatitikimas atveju du rezistoriai naudojami "

 
Didina atsparumą produkcija bus sumažinti neatitikimą tarp tranzistoriaus parametrų poveikis.Jie yra toje pačioje byloje.

 
Šis metodas yra plačiai naudojamas Bipolar technologija padidinti srovių atitikimo.Bet MOS technologiją, naudodami komandą source degeneracija rezistorius nėra situable, nes produkto Lt * gm * ro mažiau nei ro vieną tranzistorius (jei u Nenaudokite diskus Megoms diapazonas).Norėdami padidinti išėjimo varža yra geriau naudoti mažo W / L santykis arba cascode ryšys.

 

Welcome to EDABoard.com

Sponsor

Back
Top