keletas klausimų apie Delta-Sigma ADC

C

carlyou

Guest
Dabar aš dėmesio Delta-Sigma ADC.Turiu klausimą, pasakykite man, 3x.
Pirma, kas yra apibrėžimas, out-of-juostos gauti?Antra, dabar naudoti SD Įrankiai Richard Schreier, jis susijęs su keturių skirtingų struktūrų, tačiau jie visi yra skirtingi, iš kurios aš nutarė naudoti, atrodo, kad yra tiek daug struktūras.Ar jie yra grindžiami vienu ar dviem pagrindinėmis struktūromis?Trečia, esu absolventas mikro elektroninių, I
don't specializuojamės sistemos analizę, galima gauti modelį iš Richard Schreier's priemonių tiesiogiai ir pradėti savo circuit design, ar aš turiu tyrimo metu apie sistemą pirmiausiai?Prašau duoti man patarimus.Labai tau ačiū.

 
i jokio supratimo apie out-of-band pelnas.
dėl sistemos projekto, jei gimęs ne orientacija labai sudėtingos struktūros, galite sukurti savo sistemą Simulink.Tai labai lengva.Skaityti "Overampling ADC" Dovydo Johns knygoje.

Richard Schreier neabejotinai ekspertas Sigma-delta.tačiau po išlaidų vieną dieną jo priemonių, ir kad tai sunku suprasti.taip ir paliko ir sukurti Simulink modelio save.

 
carlyou, kaip naudoti SD Įrankiai Richard Schreier, aš žinau, tai yra MATLAB priemonių, jūs gaunate savo documnte arba tutorial? tai nemokamai?

 
hi, analogic1, kaip tai realizuoti acumulator į Simulink? Aš taip pat bandyti bulid paprasta tvarka sigma-delta moduliatoriaus į Simulink, bet nežinau, kaip suprantame, kad, pavyzdžiui, quantilizer, Atidedamas ir acumulaor, gali You give me some advice? ačiū

 
yes, it's free.Jūs galite jį atsisiųsti iš www.mathworks.com / matlabcentral / fileexchange.Ji Susipažinkite į paketą ir dešimt demo.

 
Jūs turite elektroniniu paštu, mes jau pokalbio šia tema,
nes yra ir iš uestc? hehe

 
Labas,
- Pirmasis mano nuomone Schreier's priemonių yra naudingas tik tuomet, kaip pradinį tašką už dizainą.Iš tiesų šis priemonių buvo suteikti Jums optimalų ciklo koeficientas tam tikrą BW OSR ir SNR, bet jis tik naudoja standartinius linijos architektūra.Taigi, jei pagal užsakymą kilpos konfigūracijos Manau tu negali remtis toolbox.Taip pat parasitics nėra atsižvelgiama.Dėl šios nuorodos į straipsnį Malorbeti pridedamas.(Jis buvo Trans CAS arba JSSC [i forgot], ir aš manau, kad dėl Matlab svetainę).

- The out-of-band pelnas yra pelnas iš STF ne BW.Taigi garso, būtų pelnas iš 22kHz, kad mėginių ėmimo dažnis.The out-of-band didžiausias padidėjimas yra laikomos susijusios su stabilumo.Tai bendrai priimtomis (Temes knyga pvz.), Kad yra out-of-band padidėjo apie 1,3 ~ 1,4 galima laikyti moduliatorius stabilus daug sąnaudų.Iš tiesų, kad priklausomai nuo architektūros.A feedforward STF yra didžiausia, todėl didžiausia neturėtų būti didelis.Paskirstytoms grįžtamojo nėra tokio piko, kad bendras pelnas turėtų būti mažinamas.

- Į Simulink, kad akumuliatorius yra arba 1 / s blokas (integratorių) nuolat grandinę (ilgas imitavimas) arba atskiras TF su z ^ (-1) / (1-z ^ (-1)).
Į Kvantas yra "ženklas" bloką.Jūs paprastai normilized signalo iki / - 1.Dėl parasistics ir daugiau praktinių modelių, nuoroda į straipsnį Maloberti (sujungti).

Hope it helps.
Atsiprašome, bet jums reikia prisijungti, kad galėtumėte peržiūrėti šį priedą

 
skal81, galite pateikti srautas dizaino sigma-delta ADC, ir jums pasakyti Schreier's įrankių tik kostiumas Foa naujokai, galite įvesti tam tikrus?Parašytas po 17 sekundžių:skal81, galite pateikti srautas dizaino sigma-delta ADC, ir jums pasakyti Schreier's įrankių tik kostiumas Foa naujokai, galite įvesti tam tikrus?

 
Pirma, out-of-band pelnas yra pelnas iš nosie perdavimo funkcijos už savo juostos interesą, ty fs/2/OSR.Tai paprastai reiškia didelį freuqncy gauti beveik fs / 2.

Przyborniku yra puiki priemonė (nes buvau su savo plėtros etapą jau seniai:) Svarbu, kad jums reikia turėti tam tikrų pagrindinių DSP fono ir kontrolės sistemos pagrindas (pavyzdžiui, diskrecinių metu Z transformuoti, valstybės vietos
ir tt ). Iš tikrųjų, žinoma, jums reikia daug analoginių IC žinių patekti į projektavimo.

 
tai yra kai kurių guy's (pavadinti super) projektavimo pirmasis kad sigma-delta moduliatoriaus į

Simulink, tačiau rezultatas nėra corect, turi kalbėti apie tai, ką 's problema?

ačiū
Atsiprašome, bet jums reikia prisijungti, kad galėtumėte peržiūrėti šį priedą

 
kodėl naudojate nuolat į lygias klaidą pagaminti Kvantas, manau,
kad tai nėra teisinga, ji turi būti lygu su baltojo triukšmo.Taip pat manau, kad šaltinio geriau naudokite funkciją sine ir imties blokas turi laikytis ją.Svarbiausia yra atrinkti, kai atskiras filtrą ir vėlinimo turite pasirinkti -1 natūraliai.

 
Norėdami carlyou:
- Schreier's priemonių yra ne tik naujokai, manau.Aš norėjau pasakyti, kad ji gali būti naudojama tik standartinės architektūros.Tačiau, kai kuriant DSM paprastai užsakymą architektūra.Jei turite žiūrėti į šių metų ISSCC kortelių keletas DSM toli nuo standartinės feedforward.
- Kalbant srauto Norėčiau pasiūlyti:
1) Pasirinkite ciklo TF (priklauso nuo SNR norite)
2) Pasirinkite architektūra ir rasti coeff daryti TF
3) Modeliavimas naudojant įgyti BW Jitter rasti ribą parametrus, tada daryti tranzistorius.

Norėdami lovelonghair:
- Dėl Kvantas naudoti "ženklas" bloką.Taip pat carlyou pasakė jums reikia naudoti sine banga už jų indėlį.Iš tiesų DSM gali turėti keistą elgesį DC įėjimo.Nurodyti Temes'
užsakyti daugiau informacijos.

 
į moduliatoriaus I posted justnow naudojamas akimirkinis-N PLL, iš tikrųjų, sigma delta yra įgyvendinamas su modeliu, kuris yra šiek tiek kitoks su DSM VPK, jo indėlis yra žodis kaip 1001 0010 1111 1010, todėl bus wrong.but kažkas gali parodyti man mėginio Simulink, ačiū

 
Man nepavyksta įkelti nuotrauką, jūs paieška forume, aš upload kai kurie modeliai, arba duok man savo e-mail, aš atsiųsime Jums, lovelonghair.

 
carlyou, ir išsiuntė laišką jums, carlyou3656 (at) 163.com

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Šypsotis" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top