Kaip nurodyti Vcom įtampa sigma delta moduliatoriaus

B

BackerShu

Guest
Sveiki, visi.Klausimas apie nurodant 2rd sigma-delta moduliatoriaus trukdo jums.
Į moduliatorius kad Wybrałem parodyta 1 pav:<img src="http://images.elektroda.net/63_1211209482_thumb.jpg" border="0" alt=""/> Štai somethings apie amplifer (arba integratorių) ir palyginimui.Maitinimo įtampa ir moduliatorius yra 1.8V
Vairo: įvesties bendro režimo įtampa yra 0.7V, ir išėjimo įtampos diapazonas yra 0-1.4v.Integratorius's pelnas yra 1 / 2.Dviejų etapų integratorius veikia gerai, kai aš nustačiau Vcmi 0.7v ir naudojant 0V pakeisti atsiliepimą įtampos Vref ir Vref-.
Comparator: Ji veikia gerai ant pavyzdžio laikrodis 6.4MHz.
Pagaliau, aš sujungti visas dalis galima patikrinti, ar moduliatorius darbai.Grįžtamojo ryšio grandinėje Aš dizainas parodyta Fig2.<img src="http://images.elektroda.net/53_1211210538_thumb.jpg" border="0" alt=""/> Kur R ir S yra produkcijos lyginamasis, S2 ir S2B yra laikrodžio signalas, ir simbolis TG yra paprastas CMOS jungiklio.
Į modeliavimo, nustatyti Vref 1.4v, Vref-0V ir Vcmi 0.7v.But į moduliatoriaus našumą nėra right.I manau, kad problemų gali būti šioje dviem aspektais.
1) nustatyti neteisingai vertė Vref Vref ir Vcmi
2) nuomonę, kad aš nuspręsti netinka dėl moduliatorius.
Please help me!Thank you in advance!

Linkėjimai!
BackerShu

 
hi BackerShu,

tranzistorius prijungtas prie Vref turėtų būti PVO, kitaip nmos visada wycięci.

Jūsų nustatymas Vref Vref ir Vcmi teisus.

 
Max jiangxb

R ir S yra rezultatai SR sklende po palyginimui.Jie priešingai.Mano nuomone, Kai S 1, atsiliepimus įtampa turi būti Vref kitaip Vref-.Taigi manau, tranzistorius sujungtas su Vref turėtų būti nmos.Ir atsiliepimą įtampos tranfered pagal TG kai laikrodis S2 yra įjungti.Am I right?
Jei tai neteisinga, reikia turėti tam tikrų nesusipratimų, kaip grįžtamojo ryšio grandinėje ir moduliatorius darbai.Ar galite paaiškinti man ypač.Labai tau ačiū!

BackerShu

 
hi BackerShu,

Taip, Jūs teisus.bet nmos negali būti naudojamas perdavimo aukštos įtampos, todėl pakeisti nmos prijungtas prie Vref by PVO ir kontroliuoja vartai R.

 
Max jiangxb.
Atsiprašome už mano vėlai atsakymą!I have changed grįžtamojo ryšio grandinėje, kaip teigiama, ir ji veikia geriau nei anksčiau.Labai tau ačiū!

Kitas klausimas usi visiems! 1 pav rodo modeliavimo rezultatus, 2rd Sigma Delta moduliatorius.<img src="http://images.elektroda.net/54_1211368047_thumb.jpg" border="0" alt=""/> Jei Outn ir Outp yra negtive ir teigiamas outpue į antrą integratorius, S produkcijos SR sklende po comparator, ir Vin yra įvesties signal.I manau, kad rezultatas yra ne teisę, nes
1) glitch ir Outn ir Outp yra pernelyg didelis
2) S Vin ne pagal teisingą santykių su princple iš 2rd moduliatorius.
Prašome pasakyti man, kai promble gali būti mano grandine.Ačiū!

PS: aš nežinau, ar aš turiu pateikti iš pakankamai informacijos galite man padėti.Galite užduoti man parodyti bet kokią informaciją apie grandine ir modeliavimas norite.

 
hi BackerShu,

Taip, rezultatai atrodo neteisingas.i rodo imitavimas moduliatorius naudojant idealiai Opamp.tada perdavimo moduliatoriaus ir modeliavimo rezultatus.

 
Norėčiau naudoti idealo Opamp.Bet Negaliu rasti visiškai Diferencialinė Opamp mano Takt įrankiai.Ką aš galėčiau rasti idealią visiškai differentiao Opamp?

Iš kitos pusės, aš bandė padaryti modeliavimas siekiant įrodyti, kad Opamp kad Zaprojektowałem gali patenkinti poreikį ir moduliatorius.1 pav yra išėjimas iš dviejų etapų integratorius pateikė 200mV be signalo.<img src="http://images.elektroda.net/21_1211375605_thumb.jpg" border="0" alt=""/>
Anythings dar aš galėčiau padaryti, kad patikrinti, ar Opamp tinka? Ačiū!

Linkėjimai!

 
Naudoti idealo Opamp į hspice pagal vcvs ir aš manau, kad yra ideali Opamp kaip vcvs į Takt, too.
Eikite į daugiau informacijos.
ftopic97730.html

 
hi BackerShu,

statyti ideali visiškai Diferencialinė Opamp naudojant vcvs ir įtampos šaltinio, kaip nurodyta toliau.įtampos padidėjimas E1 ir E2 yra 10000 ar daugiau.
Atsiprašome, bet jums reikia prisijungti, kad galėtumėte peržiūrėti šį priedą

 
Max jiangxb.
Aš pastatė idealus visiškai Opamp pagal grafinio jums parodė aukščiau ir nustatyti thevoltage pelnas E1 ir E2 adresu 100000.Į Opamp darbų well.But, kai aš jį pakeisti Opamp kad aš sukurta, klaida paaiškėjo.Jame teigiama, kad pereinamojo modeliavimas nėra konvergenciją.Aš bandžiau, kad konvergencijos, bet man nepavyko.1 pav yra rezultatų iki klaidos happened.Fig 2 yra aprašymas apie klaidą.Parašytas po 36 minučių:

<img src="http://images.elektroda.net/20_1211465802_thumb.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/44_1211467077_thumb.jpg" border="0" alt=""/>
 
hi BackerShu,

apskritai sukelti ne konvergencijos įvairių ir sudėtingas, pirmiausia reikia patikrinti jūsų grandinę, kad ji teisinga, antra, galite keisti kai modeliavimo aplinkoje, pavyzdžiui, neprarandant konvergencijos kriterijų, ty reltol, vabstol ir iabstol, ar didinti savivaldybių ar pakeisti integracijos metodas gear2
ir kt.

nuo modeliavimo rezultatų ir manau, gal nuoroda atsiliepimai yra atvirkštinė, pakeisti atsiliepimą polarności ir bandykite dar kartą.

 
Max jiangxb!

Patikrinti grandinę atidžiai ir įsitikinkite, kad ji yra teisinga, atsižvelgiant į structe iš moduliatoriaus, kad siųsti anksčiau.

Taip pat aš bandžiau prarasti konvergencijos kriterijus ir pasuko integracijos metodas gear2.Tačiau problema vis dar negali būti perkrautas.

Kažkas užsiminė, kad gali būti kažkas negerai su TOBULO Opamp kad aš constructed.Fig 1 ideali Opamp kad aš pastatyta.<img src="http://images.elektroda.net/36_1211530760_thumb.jpg" border="0" alt=""/> kai aš jį į vieną etapą Integratorius (Paveikslėlis 2), modeliavimo konvergencija, tačiau rezultatas parodė pav 3 yra ne teisės, palyginti su Rezultatas (Paveikslėlis 4), kad aš naudojate Opamp kad aš sukurta.<img src="http://images.elektroda.net/28_1211531092_thumb.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/55_1211531227_thumb.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/45_1211531859_thumb.jpg" border="0" alt=""/> Aš ieškau priežasties visą dieną.Bet turiu nieko naudinga.Pav 6 parametrus iš vcvs į TOBULO Opamp.Ar kažkas negerai?<img src="http://images.elektroda.net/65_1211531989.jpg" border="0" alt=""/>Linkėjimai!

 
hi BackerShu,

Jums pastatytas neteisinga ideali Opamp skiriasi nuo vieno i sąlyga.vin " " ir "vin-yra atvirkštinė.minimali ir maksimali įtampa vcvs turėtų būti nustatyti iki 0.7V ir 0,7
V
 
Max jiangxb.

Idealus Opamp gerai dabar ir grandinės konvergencija.Bet modeliavimo dėl 2rd moduliatorius sudarė idealus Opamp ir palyginimui, kad aš sukurta parodyti 1 pav nėra teisę dar.<img src="http://images.elektroda.net/91_1211555227_thumb.jpg" border="0" alt=""/> V11 ir V11-yra mazgas tarp S1 ir C1 į struktūrą, moduliatorius nusiųsti aukščiau.Čia tiek daug glitchs šias dvi nodes.But V11 V11-atrodo teisingai.Ir palyginimui, taip pat, atrodo, gerai veikia.Tačiau galutinis rezultatas S nėra pasikeitę 1 ir 0 kiekvieną ciklą, kaip tikėtasi.I
can't figure out priežastį.Daiktai atrodo gerai, be galutinį rezultatą.Jei negali problema yra?Ačiū!

PS: dažnumą įvesties signalas 25KHz, ir mėginių ėmimo dažnis yra 6.4MHz.

 
hi BackerShu,

Jūs galite nusiųsti išplėstoji skaičius taip: i atpažįsti įtampos trumpalaikis viena laikrodžio etapas, ir apima daugiau rezultatų, tokių kaip įvesties ir išvesties kiekvieno Opamp?

 
Max jiangxb

Ačiū!
Pav 1 schema iš 2rd moduliatorius<img src="http://images.elektroda.net/84_1211778018_thumb.jpg" border="0" alt=""/> Pav 2 laikrodį už grandinės (SXB yra invertion ir SX)<img src="http://images.elektroda.net/91_1211778108_thumb.jpg" border="0" alt=""/> Pav 3 ir 4 dalis, rezultatus<img src="http://images.elektroda.net/36_1211778163_thumb.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/79_1211778282_thumb.jpg" border="0" alt=""/> Pav 5 ir 6, išplėstoji skaičius Fig3 ir 4<img src="http://images.elektroda.net/99_1211778451_thumb.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/71_1211778922_thumb.jpg" border="0" alt=""/>
 
hi BackerShu,

kiek yra talpa kiekvieno kondensatorių į moduliatoriaus?kuris popieriaus Jūs nurodytas?

 
Max jinagxb

Imties kondensatorius yra 2.5pF ir atsiliepimą kondensatorius yra 5pF, per du integratorius.
Atsiprašome, bet jums reikia prisijungti, kad galėtumėte peržiūrėti šį priedą

 
struktūrą, moduliatoriaus iš paper.But specifikacijos yra ne tas pats.Mano dizaino, oversample norma yra 128 (fin = 25KHz, fs = 6.4MHz).

 
hi BackerShu,

galbūt priežastis yra sočiųjų integratorius.sumažėjo atsiliepimą atskaitos įtampos, pavyzdžiui, Vref 1.05V ir Vref-0.35V, ir bandykite dar kartą.

 

Welcome to EDABoard.com

Sponsor

Back
Top