Kaip atmintis bus sumažinti vėlavimą,

M

medasunil

Guest
Labas,

Prašome gali kas nors paaiškinti man daiktavardžiai (formulės) Kaip pridėti buferius ilgas kelias (net) bus sumažinti vėlavimus?

<-------------------------> B (Kelias atsižvelgdamas 500ps)

dabar pridedant buferis kelias (Fanout ir yra viena, ne su fanout problemos)

<--------|>-----------> B (Kelias nedelsiant sumažinama iki 200ps) Kaip?

Paaiškinkite

 
dont turėti formules ..o logika yra tokia:
buferiai padidina vairuoti stiprumo signalo ir taip greičiau sumažėja ..tai kaip ir ryšių sistemos retransliavimo ..jei retransliavimo iš naujo formuoti signalo ir priderinti jį prie vieno idealaus, taigi laikas, signalas pereina iš 1 -> 0 ir 0 -> 1 sumažėja ..

Hope it helps ...

 
Ačiū, man atsakė toks pat, kaip Jūs paminėjote interviu.
Tačiau jie paprašė skaitiklis klausimas, kaip jūs galite įrodyti.

Ačiū aikštelė, suteikiant geras explaination.

 
galite pasidalinti kokia įmonė interviu buvo?ir ką kiti klausimai Ar jos paklausti?

TPD = (TPF TPR) / 2
TPF = 2,2 * rn * kortai K * CIN
TPR = 2,2 * RP * Teismas K * CIN

(išvesti aukščiau lygtis remkitės savo gradacija knyga)

Jei teismas talpa matyti galia bet loginio elemento (kuris savo ruožtu yra lygus CIN šiuos vartus) ...
CIN yra įvesties talpa bet loginio elemento ...
RN yra kanalo varža Nmos ir rp yra kanalo varža PVO ...
ir k yra konstanta

Taigi SKD (propogation uždelsimas) yra priklausomi nuo išėjimo talpa (talpos) matyti vartai ir įėjimo talpa tos vartų pati ...

Dėl buferis, CIN būtų mažesnis nei paprastai vartai ..buferio dizainas turėtų būti pagaminti taip, kad jos CIN būtų mažesnis nei paprastai vartus ...

uždelsti nuo iki I sumažėja ..nes atidėtas iki Būčiau dependnat dėl išėjimo talpa mato (kuris yra lygiavertis CIN buferis ir kuris, savo ruožtu, yra mažesnis (jos charactaristics buferinio) kaip CIN b) ..kuris yra mažesnis dabar ir taip mažiau vėluojama nuo I dalies ..

dabar nuo taško I b ..delsimas būtų proporcingas CIN (I) ir teismas (I, kuris yra lygiavertis CIN B) ..Teismas Daroma prielaida, kad didelę reikšmę, tačiau, kaip minėta pirmiau CIN buferis yra mažesnis nei paprastai vartus ir taip vėluojama iš I B yra mažesnis nei paprastai vartai vėluoja ..Trumpai tariant, buferis ar impedanso suderinimo ir sumažina vėlavimą ...Tikiuosi, kad tai įrodo, ...Įdėta po 9 minučių:Taip pat prašome žiūrėti trumpalaikis (AC) analizės ne DC ...

 
Funda paprasta.Jei įterpti buferis, signalo stiprumo, bus geriau.Tai mokestis apkrova Cap greitai.Kai Cap pasireiškia mokėti greitai, ir yra mažiau vietų ir patenka vėlavimą .. Tai leis sumažinti vėlavimą .. Thats it.

 
Yep, Kumar yra teisinga,
apie visus ląstelių priklauso nuo pirkimo nužudė ir O / P apkrova
Kai mes įterpti buferis neto, jis skiria riba, kuri pagerina išėjimo apkrova vairavimo elementų, kurie pagerina vidaus delsimo vairavimo elementų ir net žudo, o kaip dėl grynųjų imporves nedelsiant nužudė ateis,

 
įterpti buferis ne visada sumažina vėlavimą.
decrese apkrova dangtelį.gali sumažinti ląstelių nedelsiant.kol apkrova dangtelį.yra gerokai mažesnės nei išėjimo kap.ląstelių pats vėlavimas bus beveik nesikeičia visai.galime skambinti atidėti instrinsic nedelsiant.
jei laiko kelias susideda iš ląstelių instrinsic delsimo, įterpti buferis bus tik padidinti greičiau.

 

Welcome to EDABoard.com

Sponsor

Back
Top