Kai apie ADC dizainas klausimų, prašome?

G

gaom9

Guest
Sveiki, Turiu keletą klausimų apie ADC dizainas klausimų, prašom.
1.Ką apie Msample parametras / s ADC ir DAC maen, please?Pavyzdžiui, 70 Msample / s.
Kas nustatyti šį parametrą?Ar yra skirtumas tarp jo ir imties laikrodžio atžvilgiu?
2.Kaip nustatyti, kad į ADC stiprintuvo pralaidumo, kad tilptų signalo dažnių juostos plotis, please?
Pavyzdžiui, kai signalo juostos plotis yra 100MHz, kokios didelės spartos Ar reikia?Taip pat tai, kas spartos ryšį tarp jo ir imties laikrodis?

Ačiū.
Nuoširdžiausi linkėjimai!

 
prunkštelėti * * * prunkštelėti *

Smells Like molding namų darbas man

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />Msamples / S = milijonų atskaitų per sekundę - tai yra "greičio" įvertinimas.
Jei aš mėginių 70 Msamples / s;
1 / 70.000.000 = 1,42 x 10-8 laiko tarp mėginių.
--------------------
Kiti Q's ...žiūrėti čia
http://zone.ni.com/devzone/cda/tut/p/id/2709

 
Ačiū, Maddogg6.
Aš perskaičiau šią nuorodą.
Bet aš vis dar nesuprantu, tai gana aiškiai.Ėminį grindžiamas mėginio laikrodis.Ar jos lygios viena kitai, please?
Ar 70 Msample / s, vidutinis ėminio laikrodis 70MHz, please?

Ačiū!
Nuoširdžiausi linkėjimai!

 
Taip ..70MS / s, tai mėginys laikrodis važiuojant 70MHz ..

Pat įėjimo pralaida ADC tai maksimalus dažnis pirkimo kuris ADC gali mėginio tikslumas yra mažesnis nei 1 / 2 LSB.

Šis juostos plotis gali arba negali būti lygi jūsų 1 / 2 * sampling rate ...Bet tai pralaidumo visada turi būti didesnis nei pusė ADC sampling rate.

 
Thank you very much, fredflinstone.Nuoširdžiausi linkėjimai!

 

Welcome to EDABoard.com

Sponsor

Back
Top