intuityviai, kad PLL, kodėl linijos pralaidumo <= 1 / 10 informacijos f

F

freewing

Guest
Aš žinau, tai gali būti gaunami Math.Tai gali būti paaiškinta paprastesnis būdas?

 
Kodėl ne 13/127?

Skaityti

http://www.edaboard.com/viewtopic.php?t=131870

 
kai u azalyze kaip grįžtamojo ryšio sistemą, mes naudojame S domenas, tai reiškia, kad ir manyti, kad PLL yra countinuse laiko sistema PLL
bet iš tikrųjų Kompozitorius yra atrinkti sistemą, kelia jis turi skaitmeninį dalis pfd

todėl mums reikia linijos pralaidumą būti ne leat 1 / 10 refernce dažnio apsidrausti, kad bet koks pokytis ID kilpa sąlyga bus greitai.ir kilpa prasme, kad refernece yra continuse

Tai vadinama continuse laiko Įstatymų PLL

If u wanna dizainas su kilpa juostos plotį, didesnį 1 / 10 refernece dažnio PLL
U reikės Z domeno techniqucs analizuoti PLL

nori tai padės

khouly

 
Ši vertė yra beveik optimali vertė yra greitai linijos ir didelės Spurs silpninimas.

 
Ar galėtumėte specifiy už paskatinti ir paspartinti sąlyga, dėl kurios numeris 1 / 10?Ar tai veikia, kad ir santykinį Pole pozicijos.

Lengviau pasakyti, kad yra

1.Modeliavimo problema, susijusi su s-aprašymą kartą atskira ir vertė nuolat sistema.

2.Nėra prekyboje tarp blokavimo laikas ir atmetimo parazitinio signalų dėl iki šiol nebuvo paminėti antrojo tvarkos netobulumai.

 

Welcome to EDABoard.com

Sponsor

Back
Top