FPGA struktūros, CPLD's

H

harry_madaan

Guest
1) gali anybdy man ABT differnt architektūros FPGA's?

2) Wats tiksliai differnce B / W CPLD's ir FPGA's sąlygos jų architektūros, jų naudojimas ir kt kompromisai.

Nuorodos ir PDF failus b hlpful

thnxs
Harry

 
1) Geriausias būdas gauti įvairių FPGA architektūra kreiptis į chip gamintojo svetainę ir gauti lusto lape.Jūs galite pereiti į Xilinx, Altera ...svetaines ir gausite visą informaciją, kurios ieškote FPGA dėl skirtingų architektūrų.

2) http://www.edaboard.com/viewtopic.php?t=61996&highlight=fpga cpld

Jūs galite padaryti šio forumo paiešką arba tiesiog google ji.

 
CPLDs - Kompleksiniai programuojamieji loginiai įtaisai
FPGA - Vartotojo programuojamos loginių elementų matricos

XILINX XC4000 FPGA Struktūra:

Masyvas programuojamą
blokai logika vadinamas
Configurable logika blokai
(CLBs)
Įvesties ir išvesties iš
masyvas perkrauta
įvesties / išvesties blokai (IOBs)
palei masyvo kraštai
Sujungimo CLBs ir
IOBs gaminami įvairių
ilgio segmentų ir viela
programuojami switch
matrica (PSMs)

FPGA segmentuoti sujungimo struktūrą sudaro matrica metalo
segmentai prisijungė jungiklis matricos.Segmentų skaičius ir
jungiklis matricų reikia sujungti signalų nėra nei pastovus, nei
prognozuojama, nulemianti kintama ir nenuspėjama vėluoja

Tačiau, kaip pirmiau minėtas asmuo, geriausia pasikonsultuoti su gamintojais tinklalapius tiksli specifikacija.

Kaip CPLD's duoti man truputį laiko rašyti atsakymą

 
Kompleksiniai PLDs (CPLDs) sudaro
Kelių PAL tipo blokų
Vienalustis

FPGA turi daug didesnį skaičių atskirų logika blokuoja kaip CPLDs, ir
dideli paskirstymo sujungimo struktūra
kiekviena loginis blokas yra daug paprasčiau nei PLD

CPLD: mažas skaičius didelių, sudėtingų logika blokai
FPGA: daug mažų, paprasta logika blokai

Programuojami reiškia, kad įrenginiai yra sukonfigūruotas dizaineris
o ne prietaiso gamintojo
Paprasčiausias tipo loginis blokas yra peržvalgos lentelė (LUT)
įgyvendinamos čia naudodamas multiplekseriai ir vienas bitų saugojimo ląstelės (0 / 1)
Tiekimas X1 ir X2 drive select sąnaudų dėl multiplekseriai
Bet 2-input logika funkcija gali būti pastatytas programavimo LUT su atitinkamais bitais
Geras pratęstas iki 3 įėjimai, 4-sąnaudos,Hope this helps
Atsiprašome, bet jums reikia prisijungęs, kad galėtumėte peržiūrėti šį priedą

 

Welcome to EDABoard.com

Sponsor

Back
Top