FPGA <-> SATA disko?

S

staraimm

Guest
Norėčiau naudoti FPGA lustas skaityti / rašyti SATA diską.Tačiau dėl didelio greičio SATA protokolas, atrodo, labai sunku tai padaryti.Can anybody give me suggestion?

 
&lt;a href="http://www.komputerswiat.pl/nowosci/sprzet/2011/16/dwa-nowe-radeony-hd-dla-budzetowych-pecetow.aspx"&gt; &lt;img align="left" src="http://www.komputerswiat.pl/media/2010/247/1377195/amd-radeon-zaj.jpg" /&gt;&lt;/a&gt; Modele 6570, oraz 6670 demonami wydajności raczej nie będą. Jednak nie o wydajność tu chodzi, ale o cenę. Obie karty są dla graczy, który nie dysponują rozdętym budżetem.&lt;img width='1' height='1' src='http://rss.feedsportal.com/c/32559/f/491281/s/144d4049/mf.gif' border='0'/&gt;&lt;br/&gt;&lt;br/&gt;&lt;a href="http://da.feedsportal.com/r/100752045238/u/0/f/491281/c/32559/s/144d4049/a2.htm"&gt;&lt;img src="http://da.feedsportal.com/r/100752045238/u/0/f/491281/c/32559/s/144d4049/a2.img" border="0"/&gt;&lt;/a&gt;

Read more...
 
Labas
apsilankykite šią nuorodą.
Manau, nėra problemų!
http://www.sundance.com/web/files/productpage.asp?STRFilter=SMT387-VP20-6

 
Prototipų laive "SMT387-VP20-6" nėra iš tikrųjų naudoti FPGA lustas realizuoti SATA protokolą.Iš tiesų, ji realizuoja du Serial ATA disko sąsaja, naudojant Silicon Image Serial ATA Odesylacz 3512 prietaise.

 
Kai Xilinx virtex FPGA šeimos multi-Gigabit eilės perdavimo (taip pat vadinamas RocketIO arba GTP arba mgt), kuri gali remti SATA, PCIe, SFP, ir kitų sparčiai stuff.Kai Xilinx vystymo lentos pvz ML506 įtraukti SATA priimančiosios uostų kuri tiesiogiai sujungiama su FPGA be išorinio valdiklio lustą.Galite atsisiųsti tarybos dokumentai:
http://www.xilinx.com/xlnx/xebiz/designResources/ip_product_details.jsp?key=HW-V5-ML506-UNI-G

Į "virtex-5 RocketIO GTP Transceiver vartotojo vadovas" suteikia žemo lygio informacijos apie konfigurowaniu virtex-5 transceiverów 1,5 ir 3,0 Gigabit SATA.
http://www.xilinx.com/bvdocs/userguides/ug196.pdf

Žinoma, FPGA silicio pateikiami tik serijos transceiverów, todėl jums reikės įgyvendinti aukštesnio lygio protokolo valdytojui, FPGA audinio arba naudoti nors TL.

 
Hi All,

Aš dirbu PCI Express dizaino mūsų projektą.Aš naudoju GTP branduolys, kuris yra esama PCI pabaigos tašką sąsajos yra prijungtas diff laikrodis sąsaja.Mes dar recevie kad CLK tinkamai.REF laikrodis mes naudojame kurti core 100MHz, 4 eismo juostų.Pins zamapowanym nuo FPGA Pad yra P4, P3.Virtex-5VLX prietaiso.

Tyrimų ir padarė, ir suprato, kad Galutinis taškas trn_clk nėra ateis.

1.Kaip galite patikrinti, ar Galutinis taškas modulis receving laikrodis tinkamai, ar ne?

2.Kaip išspręsti laikrodis problemą.

Tikiuosi, ir gali gauti sprendimą dėl savo dizaino klausimu.Ple man padėti.

 
Ši nauja Xilinx app dėmesį nusako tiesioginis ryšys tarp FPGA ir SATA įtaisą, įskaitant 1.5/3.0 Gigabit greitis derybų.

XAPP870, "Serial ATA Fizinės Nuoroda Initialization su GTP Transceiver iš virtex-5 LXT FPGAs"
http://www.xilinx.com/support/documentation/application_notes/xapp870.pdf

 
Be echo47 įrašą, ML501, 2,3 ir ML505, 506 tiesiogiai SATA sąsaja.Šios plokštės duomenys yra prieinami Xilinx.com ir jiems nereikia jokių papildomų prietaisų sąsajos SATA

 
pat, kiek man žinoma, taip pat turėtų būti įmanoma virtex II Pro, todėl, jei virtex-5 nėra, galite naudoti vieną vietoj.

 
VirtexII Pro negali remti OOB signalizacija.Jis negali naudoti SATA PHY.
Virtex4FX negali praeiti SATA Compliant testą.
Virtex5LXT ir Virtex5SXT tik įrenginius, kurie visiškai skundą SATA1 / 2.

 
elektrom, kad kas savo pasiūlymą sukurti SATA priimančiosios / prietaisu naudojant FPGA lustas?

 
Jei pigių sistemų, galite naudoti SATA <-> IDE tilto lustu.Tokiu atveju galite naudoti Spartietis arba cyclone prietaisai PATA sąsaja, tegul SATA sąsaja dirbti pagal tiltų lustas.

Kiek i žinoma, yra 2 tiltas lustą, kad gali padėti tiek SATA-I/II buvimo & Device būdas
1) Marvell 88AS8052
2) ACARD ARC-772
http://www.acard.com/english/fb01-product.jsp?prod_no=ARC-772&type1_title=Storage% 20IC & type1_idno = 1 & idno_no = 211

 
Labas,
Pažvelkite į šį naują straipsnį: http://www.soccentral.com/results.asp?EntryID=27916

- Sebastien

 

Welcome to EDABoard.com

Sponsor

Back
Top