FPGA laive FX2 USB į PC

M

martingn

Guest
Hi All,

Mano pirmasis projektas FPGA ir USB.Norėčiau įgyvendinti CY7C680013 usb kaip sąsaja JTAG duomenų uosto FPGA laive (cikloniniai).

Mano google / EGA mokslinių tyrimų aš jau rasiu projektui įgyvendinti usb_jtag.

Taip pat CY7C68013 turėjo (slave) FIFO, kurie galėtų būti įdomūs duomenų uosto.

Galutinė naudojimo bus duomenų kaupimo ir perkėlimo į PC.

Norėčiau patarimo iš asmenų, kurie jau padarė šį USB ir kt darbus.

Jau gavau ICs, kad pamiršti apie tai rodo man nusipirkti USB-ready borad.

Dėl nuo Buenos Airės,
Martin

 
Aš Cypress EZ-USB ant mano stalo dabar.Aš jį naudoti duomenims perduoti tarp Xilinx Spartietis-3E FPGA
ir kompiuterio.Tai nėra labai paprasta naudoti.Stenkitės naudoti savo GPIF didžiausio našumo.
Naudodamiesi šiuo IC priede programa FPGA mano kitą planą.

 
ieškoti Xilinx Virtex4 LX vertinimo tarybos Avnet

linkėjimai

 
ihearme, voho,
Ačiū už Jūsų atsakymą.

ihearme,
Throughput nėra problema man.Kurių minkštiesiems / firmos jūs naudojate šią?

Ačiū už jūsų pagalbą.
Martin

 
martingn,
Aš dizainas aparatinę bazės pagrindu pateiktas Cypress apie Keil kompiliatorių.
Aš plėtoti taikomąją programinę įrangą į Visual C , naudojant CyAPI vairuotojas Cypress pat.
Mano projekto tikslas yra gauti daug duomenų DDR2-> FPGA-> FX2-> PC nuolat.Jis man, o gauti visus gabalus kartu, nes negalėjo suprasti savo dokumentus ir.
Galite pabandyti keletą pavyzdžių iš Cypress dėl pradžios.

 

Welcome to EDABoard.com

Sponsor

Back
Top