Duok kai kuriuos metodus, siekiant sumažinti energijos suvartojimą

R

ramana459

Guest
Labas,

Tam tikras technologijas, siekiant sumažinti energijos suvartojimą analoginių ir skaitmeninių schemų ........Ramana

 
Yra daug metodų ji.Jums priklauso CKT ir blokuoti.
-Pavyzdžiui laikrodis Elektronų srauto apribojimas yra komandos metodas siekiant sumažinti energijos suvartojimą.Daug nuorodų galima rasti internete apie tai, kaip įgyvendinti CLK Elektronų srauto apribojimas.
-Kiti, pavyzdžiui, galite naudoti įvairių VT ląstelių jei ir yra parengta AGRINDINĖS.
-Taip pat galite naudoti autobusų inversija metodų kai kuriose bylose, kuriose jūs turite suprasti, kad autobusas bitai turi minimalų pereinamąjį laikotarpį nei normalioji vertė ar Invertuoti vertę, ir priklauso nuo to, jūs turite nustatyti papildomų bitų tai.
-galite naudoti pilka valstybės koduotę į FVS jei įmanoma (visi valstybės perėjimų yra labai važiuoti tiesiai į priekį, ty seka arba labai mažai perėjimą iš vienos šakos į kitą.)
- Jūs galite koduoti jums automatas, kad Jums bus minimalus tarp dažniausiai teigiama.
Galios Elektronų srauto apribojimas taip pat yra tuo atveju, jei yra trageting kad AGRINDINĖS.

yra daug kitų ...kaip žinau tik sąrašą iš šių.
Hope this helps ....

 
Naudoti laikrodis leidžia sumažinti produkcijos perjungimo, kai nereikia.Jei jūsų FPGA apima laikrodis vartų komponento, išjungti laikrodžio į modulius, kurie atlikti jokio darbo.

Daugiau VHDL / verilog / perdirbėjas ir scenarijai yra
http://bknpk.no-ip.biz

 
Pats paprasčiausias būdas yra naudoti sudėtingas procesas.Kadangi pagrindinių įtampos gali būti sumažinta, ir galia propotional V kvadratu.
Be to, daugumoje SoC projektavimas įterptųjų SRAM beveik elektros badas monstras.Šis sudėtingas procesas yra daugiau skonio, nes jos teritorijoje ir energijos požiūriu įterptosios SRAM, too.

 
Galite gauti daktarė mažos galios projektavimo metodai, tačiau žemiau esančią nuorodą, gali suteikti jums kažką pradėti.

Atkreipti ypatingą dėmesį į "A Galia Primer".

http://www.edavision.com/printer_friendly.php?article=200202/target.html

 
mano 2 centai,

* Laikrodis-Elektronų srauto apribojimas
* Galios Elektronų srauto apribojimas
* Daugialinijinis Vt bibliotekos (High Vt ir žemos Vt susitikti ir galia ir našumas, mažos Vt ląstelių suteikia aukštos kokybės didelio nuotėkio, aukštos Vt suteikia mažą našumą low leakage galia)
* Daugialinijinis VDD (Chip su daug įtampos srityse)
* Dinaminio įtampos dažnio mastelio (DVFS)

Indėlis į energijos taupymo naudojant įvairius energijos taupymo metodus galima rasti vietą tolesnių tyrimų
http://www.vlsichipdesign.com/powersaving.html

nuoširdžiausi linkėjimai,Chip dizainas lengvas

http://www.vlsichipdesign.com

 
http://asicdigitaldesign.wordpress.com/category/low-power/
TP

 

Welcome to EDABoard.com

Sponsor

Back
Top