delsimas FPGA (SDF)

G

guybrush

Guest
Labas visiems.
Turiu įgyvendinti 50 ns (nominali) pulsas, 200 kHz, naudojant FPGA, kad turi 2 MHz clock.I'm using Actel FPGA ir envirommental suvaržymas yra -25 / 90 ° C
Kadangi tai imposible gaminti 50 ns impulso su sinchroninio logika clocked @ 2MHz, aš nuspręsti naudoti ir vartų, kai viena iš dviejų įvesties yra 200 kHz, stačiakampės bangos signalo ir antrasis pirkimo signalas yra toks pat atidedami.Modeliavimas suteikia 50 ns impulso į standartines sąlygas.

Impulsų trukmė yra priklauso nuo:

1) Voltage
2) Temperatūra
3) procesą

Modeliavimas rodo, kad trukmė bus tarp 30 ir 100, susitikime mano apribojimų.

Manote, kad tai galėtų būti geras sprendimas?Any suggestion?

Kur galėčiau rasti SDF failo formato aprašymą?

Thank you a lot.

 

Welcome to EDABoard.com

Sponsor

Back
Top