belaidžių jutiklių tinklų CPLD

B

battellino

Guest
Aš dirbu dėl belaidžių jutiklių tinklų ir būtų parengti laivą, kuris konvertuoja signalus iš įvairių jutiklių (įtampos, srovės varža) ant vieno autobuso (PIT arba I2C). Maniau naudoti CPLD vietoj įprastų mikrokontrolerów.
Jis
turi teisę

 
mikrokontrolerów labiau tinka ši užduotis.

jei norite ką nors labiau įdomus, galite naudoti
cyprysowego PSOC dizainas.Cypress' PSoC (R), Mixed-Signal matricos yra programuojamos sistemos ant skiedros, kad integruoti mikrokontrolerio ir analoginių ir skaitmeninių komponentų, kurie paprastai supa jį įterptosios sistemos.Vienas PSoC prietaisas gali įtraukti ne daugiau kaip 100 periferines funkcijas su mikrokontrolerio,
sutaupant klientų projektavimo metu laive erdvės, energijos suvartojimas, ir nuo 5 centų iki tiek, kiek $ 10 išlaidas.

Bruožai

* 12 Rail-to-Rail konfigurowalne Analog Kvadratai Pateikite:
o iki 14-Bit ADCs
o iki 9-Bit DACs
o Programuojama Gain Amplifiers
o Programuojama Filtrai ir komponentow. ir daugiau
* 16 konfigurowalne Skaitmeniniai Kvadratai Pateikite:
o nuo 8 iki 32 bitų laikmačiai, skaitikliai ir PWMs
o VTK ir TLVP moduliai
o iki 4 Full-Duplex UARTs
o keletą SPI kapitonai ir slaves. ir daugiau
* 32K baitų atminties
* 2K baitų SRAM
* Vidaus 24MHz Crystal
* Dveji 8x8 Padauginkite, 32 bit Baterija
* I2C Slave, magistras
* Visas Speed USB 2.0

 

Welcome to EDABoard.com

Sponsor

Back
Top