Ar INL / DNL svarbu Sigma Delta ADC ar ne??

S

sehun1119

Guest
Mačiau šį pranešimas, kad laive INL / DNL nėra svarbu Sigma-Delta ADC.

Ar tai tiesa?

Kodėl?Ar tai dėl to INL gaunamas iš skaitmeninio išėjimo kodas sklypą su savo Analog Input Voltage lygio funkcija, o Sigma-Delta ADC yra 1bit (2 lygiai), skaitmeninis išėjimas bitstream?Aš SDT rinkinio ir studijavo ir imituoti šį įrankį.Dabar norėčiau padaryti kai grandinės lygio dizainas ir modeliavimas, kad būtų galima nustatyti, kai kurie ne idealios parametrus, tokius kaip laikrodis jitter, Op-Amp nužudė norma, triukšmo ir tt
Gal galėtumėte duoti man kokių nors gerų nuorodų ir / arba toms knygoms, šį tyrimą?

Thank you in advance,
Paskutinį kartą redagavo sehun1119 m. liepa 31, 2007 16:42, edited 1 kartą

 
sehun1119 rašė:

Mačiau šį pranešimas, kad laive INL / DNL nėra svarbu Sigma-Delta ADC.Ar tai tiesa?Kodėl?
Ar tai dėl to INL iš skaitmeninio išėjimo kodas sklypą su savo Analog Input Voltage lygio funkcija, o Sigma-Delta ADC yra 1bit (2 lygiai), skaitmeninis išėjimas bitstream?Aš SDT rinkinio ir studijavo ir imituoti šį įrankį.
Dabar norėčiau padaryti kai grandinės lygio dizainas ir modeliavimas, kad būtų galima nustatyti, kai kurie ne idealios parametrus, tokius kaip laikrodis jitter, Op-Amp nužudė norma, triukšmo ir tt

Gal galėtumėte duoti man kokių nors gerų nuorodų ir / arba toms knygoms, šį tyrimą?Thank you in advance,
 
kodėl daugelis sigma-delta AD / DA keitiklio lapo nesuteikia DNL / INL spec, ypač iš garso juostos.

 
Ačiū už nuorodą, renwl.

Kaip rūkas pasakė, aš taip pat ne kartą matytas INL / DNL dėl lapeliai ir dauguma komercinių sigma delta ADCs.

Jie atrodo priežiūra SNR, ENOB daugiausia.

Tarkime INL / DNL yra svarbi.Tada, kaip sakiau INL galima gauti iš skaitmeninio išėjimo kodas VS Analoginė įvesties verčių sklypas, kaip galėtume gauti arba apskaičiuoti INL, Sigma Delta ADC kuris turi tik vieną išėjimo bitų (du lygis skaitmeninių kodų )????

 
Kadangi oversampling ir jei mes naudojame 1-bit quantization, mums nereikia rūpintis, kad INL ir DNL;
jei mes naudojame multi-bit quantization, VPK tiesiškumas turės įtakos mūsų SDM's SNR ir THD.

 
sehun1119 rašė:

Mačiau šį pranešimas, kad laive INL / DNL nėra svarbu Sigma-Delta ADC.Ar tai tiesa?Kodėl?
Ar tai dėl to INL gaunamas iš skaitmeninio išėjimo kodas sklypą su savo Analog Input Voltage lygio funkcija, o Sigma-Delta ADC yra 1bit (2 lygiai), skaitmeninis išėjimas bitstream?Aš SDT rinkinio ir studijavo ir imituoti šį įrankį.
Dabar norėčiau padaryti kai grandinės lygio dizainas ir modeliavimas, kad būtų galima nustatyti, kai kurie ne idealios parametrus, tokius kaip laikrodis jitter, Op-Amp nužudė norma, triukšmo ir tt

Gal galėtumėte duoti man kokių nors gerų nuorodų ir / arba toms knygoms, šį tyrimą?Thank you in advance,
 
Ačiū, bkt22, tiek labai išsamiai ir aiškiai paaiškinti.

Jis padeda man daug.

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Šypsotis" border="0" />Appreciate it.

 

Welcome to EDABoard.com

Sponsor

Back
Top