S
sehun1119
Guest
Mačiau šį pranešimas, kad laive INL / DNL nėra svarbu Sigma-Delta ADC.
Ar tai tiesa?
Kodėl?Ar tai dėl to INL gaunamas iš skaitmeninio išėjimo kodas sklypą su savo Analog Input Voltage lygio funkcija, o Sigma-Delta ADC yra 1bit (2 lygiai), skaitmeninis išėjimas bitstream?Aš SDT rinkinio ir studijavo ir imituoti šį įrankį.Dabar norėčiau padaryti kai grandinės lygio dizainas ir modeliavimas, kad būtų galima nustatyti, kai kurie ne idealios parametrus, tokius kaip laikrodis jitter, Op-Amp nužudė norma, triukšmo ir tt
Gal galėtumėte duoti man kokių nors gerų nuorodų ir / arba toms knygoms, šį tyrimą?
Thank you in advance,
Paskutinį kartą redagavo sehun1119 m. liepa 31, 2007 16:42, edited 1 kartą
Ar tai tiesa?
Kodėl?Ar tai dėl to INL gaunamas iš skaitmeninio išėjimo kodas sklypą su savo Analog Input Voltage lygio funkcija, o Sigma-Delta ADC yra 1bit (2 lygiai), skaitmeninis išėjimas bitstream?Aš SDT rinkinio ir studijavo ir imituoti šį įrankį.Dabar norėčiau padaryti kai grandinės lygio dizainas ir modeliavimas, kad būtų galima nustatyti, kai kurie ne idealios parametrus, tokius kaip laikrodis jitter, Op-Amp nužudė norma, triukšmo ir tt
Gal galėtumėte duoti man kokių nors gerų nuorodų ir / arba toms knygoms, šį tyrimą?
Thank you in advance,
Paskutinį kartą redagavo sehun1119 m. liepa 31, 2007 16:42, edited 1 kartą