analogas grandinės projektavimo klausimas

L

lqy

Guest
kai sukurti analoginį kanalą su MOS arba Dies prietaisu, gali man pasakyti kaip dicide prietaiso srityje?ir kaip pasirinkti ukos dabartinės?Linksmų Kalėdų ir Laimingų Naujųjų metų!

 
Dėl MOS srityje priklauso nuo atitikimo ar taip pat į fliker triukšmo lygis.Ukos dabartinę priklauso nuo gm reikia.

Bastos

 
Ei ne tikisi tiesiai atsakyti.Jūsų klausimas yra labai bendro pobūdžio.Jei mums pranešti apie savo paraišką, gali būti kas nors galės jums padėti

 
Gal mano klausimas nėra labai aiškus.
1.Matau grandinės suprojektuotas kitas tautas, kai Dies prietaisai plotas yra 10,3, 8,5 ... ir aš nežinau, kodėl.
Žinoma, aš žinau derinti esamą kodą, aš turiu galvoje, kad čia yra ne dabartinė šaltinis taikymo.
2.vienos klasės AB produkcijos, kaip pasirinkti ukos srovė.ir kitų stiprintuvo, pavyzdžiui, CE, CC ir CB?

 
kitas klausimas, apie srovės šaltinis:
Someone tell me, kad emitento rezistorius yra derinti Dies srovės šaltinis, ir įtampos mažėjimą visoje degeneracija spinduolis rezistorius iš srovės šaltinis turi mažiau nei Vt (0.026V), kodėl?

 
Manau, jums reikia perskaityti daug knygų
kaip razavi Dizainas Analog CMOS IC

arba prekyba išjungti analoginiai circuit design

projektujemy CMOS analogas pele bet mano,
1.energijos klausimas ...dabartinis
2.Pelnas arba pralaida
3.Triukšmas

Daugelyje knygų kalbama apie MOS W / L dydis ..ir tikrai dizainas, geras dizainas
turėtų būti pakankamai GM (pelnas) ir mažas triukšmo

galiausiai manome zonos
ir galios ..

tačiau mažos galios projektų, pirmoji sąlyga yra mažos galios ..
kaip gas_gauge, jis labai mažos galios ...

žemas voltų (<1.5V) arba mažai srovės (<1ua) sunku dizaino ..Manau ..

 
Išdėstymas (fizinis) yra svarbus klausimas!

Manau, kad dizainas gali pasiekti 60/100 jei ir neatsižvelgia išdėstymo atsižvelgti.

 
už analoginių IC geras išplanavimas gali sumažinti nesutapimui, kompensuoti
cross_talk, triukšmo ..

aš žinau, jei norime sukurti OPA grandinės, naudoti vadovėliai dydis
mes galime gauti OPA, bet SNR arba open_loop įgyti tik 60

apie mane, aš dizaino analoginis per 4 metus, bet aš dar negaliu dizainas
"didelio našumo OPA" Manau, kad tai yra sunku, nes
fabless usuall reikia išlaikyti daug AGRINDINĖS, ir daugeliu atvejų tik
70_degree OPA ...

tik kai kurios konstrukcijos reikia didelio našumo OPA ..ir mes negalime prašyti
Mano vadovas, sako, aš noriu pabandyti savo dizaino, mes usuall 1 visiškai ok,
o tik leidžia metal_ECO ...daug design_House moduliai Tainwan
prašymą projektuotojas gali projektuoti pirmasis sumažinti darbo lustą.

 
Šis klausimas, kad niekas negali atsakyti.Jūs turite atliekas daug metų undrstand atsakymą tik kai grandinėse.

 
ar MOS duoti savo analoginį kanalą pirmiausia įtampos biudžetą.Pavyzdžiui, jūs turite 1.5V.Tada išvesties etape sudėtyje PVO ir NMOS turėtų būti 30%, kurie reiškia 450mV.Tai yra suma dviejų VDSAT įtampa.Jei norite turėti vienodas greitis į PVO ir NMOS Jums turėtų suteikti PVO daugiau VDSAT nei NMOS.Taigi 150mV už NMOS ir 300mV dėl PVO.Ukos dabartinis yra pirmą kartą fiksuojama parametras.Taigi su IDs ir VDSAT W / L santykis yra fiksuotas.Dabar GDS soties režimu krinta su L. pat atitikimo padidina su L fiksuoto W / L.

Bendra tvarka parametrus nustatyti yra.

1.Architektūra sistemos
2.Circuit Topology
3.Bias Current Biudžetas
4.Įtampa rodikliai Biudžetas
5.W / L matmenų

 
lqy rašė:

kai sukurti analoginį kanalą su MOS arba Dies prietaisu, gali man pasakyti kaip dicide prietaiso srityje?
ir kaip pasirinkti ukos dabartinės?

Dėl Dies, manau, kad jų teritorijose būtų seleted pagal jų dabartinę Ty, kad currnt skaičius nuolat uždaryti.
Taip pat pagal savo darbo vietos, pasirinkti diffent srityje.
Žinoma, yra daug kitų priežasčių.Linksmų Kalėdų ir Laimingų Naujųjų metų!
 
Dabartinė daugiausia priklauso nuo apribojimų dėl energijos tiekimo, apibrėžti savo produktą reikalavimas.Ir plotas priklauso nuo naudos, ir juostos plotį.

 
Ukos dabartinio realiai yra apibrėžti įsitikinkite, kad jūsų grandinės darbo!Kaip apibrėžti įstrižinės srovė iš tikrųjų priklauso nuo kūrėjų, o svarbiausia tai, kad visi tranzistorius į soties!

Jei turite serijos stiprintuvo, paskutinė dalis iš tikrųjų yra skatinti veiklą freq ... tai galima padaryti didinant dabartinių atitinka jūsų spec!

Apie išdėstymas Dies ir CMOs, mano nuomone ... galite atkreipti sujungti juos, bet jūs turite turėti geras išdėstymo brėžinį!Atrodo lengva padaryti išdėstymą, bet aš negaliu guarnatee grandine veikia gerai!

<img src="http://www.edaboard.com/images/smiles/icon_eek.gif" alt="Shocked" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top