ADSP-21161N išorės komunikacijos greičio klausimas

A

Aoxomox

Guest
Hi all,

Aš kuriant DSP su ADSP-21161N.Mano idėja buvo jungiamieji 8ns SRAM prie išorinio duomenų uosto.Įvesties laikrodis turėtų būti 50MHz ir pagrindinė dažnis bus sukurtas PLL faktoriaus x2 -> 100MHz.Tada man buvo žiūrėti į laiko reikalavimus, DSP, yra nustatyta, kad mano rankos yra didžiausia 5.5ns laiko adresas "pasirinkite sulaikymų duomenis svarbių" tDAD ir tik 3.25ns už "/ RD mažai duomenų svarbūs".Antrą kartą galima su mano lustas, tačiau pirmą kartą yra ne įmanoma.Aš nesuprantu, kodėl aš turiu rasti (5ns) 200MHz SRAM dėl 50MHz asynchron bendradarbiaujant su SHARC.

Can anyone help?

Dėkojame visiems,

aOxOmOx

 

Welcome to EDABoard.com

Sponsor

Back
Top