ADC's?

B

benji_styler

Guest
Jiems įdomu, jei kas nors galėtų suteikti man informacija / išteklių ADC's kad i gali atlikti šiuos klausimus.I havent got a great deal žinias šiuo klausimu, kaip ir tiriamas jo, o atgal ir aš recoving ji.Any help / idėjų būtų daug appriciated.

1.) A 3-bit successive approximation ADC yra viso įvedimo 7V.Paaiškinkite veiksmus konversijos procese, rodantis, kaip 3-jų bitų skaitmeninis išėjimas yra kaliniai, kai analougue indėlis 5.5V

2.) A 4-bit ADC yra viso įvedimo 10.5V.Kas yra 4-bitų dvejetainis išėjimo rodmuo, kai šaltinis yra 4.0V?

3.)
Naudotojas ADC yra konversijos metu 1us.Jis naudojamas t mėginio ir skaitmeniniu laikyti dažnis iki 50kHz.kiek mėginių tai ADC sugeba daryti vieną visą ciklą 50kHz?

4.) Mikrofonas yra naudojamas įrašyti muziką.Maksimali įtampa per whle veikimas 300mV.muzika i būti perkelti į skaitmeninį formatą ir saugomi naudojant ADC with a full-scale įvedimo 2.5V.Kas įtampos stiprinimas yra būtinas tarp mikrofono išvesties ir ADC įvedimo?

 
dviejų signalų
1.start konvertavimo
2.endof konversijos

prijungti prie Analoginė įvestis į ADC.taikomos SC signalas žemas.ADC bus konvertuoti duomenis.

analoginis įėjimo į ADC yra pateiktas kaip vienas indėlis į comperator.antra įvedimas yra nuorod.signalas.ji pradedama lyginti jei Analoginė įvestis yra didesnis nei ref.signal ir TPĮ bit of SCR nustatyta 1this procesas tęsiasi iki paskutinės šiek tiek turi būti nustatytas.
po paskutinio bitų nustatyti EOC signalas yra aukštas.Ir OE (išėjimo leidžia) yra didelis.Tada išvesties eilutes ADC yra įjungti.OE linija narmally mažas.

 
1)<img src="http://images.elektroda.net/93_1157899916.gif" border="0" alt=""/>2.) 4.0/10.5 * 15 (4bits yra nuo 0 iki 15) -> 0101 (5)

3.) 50kHz yra laikotarpis nuo 1 / 50000 = 20uS.Todėl 20 x 1uS bandiniai gali būti pagaminti per ciklą.Nyquist reikia bent 2 mėginiai per ciklą.

4.) Nėra būtina, bet amplifikacijos iki 2.5v/0.3v (8,33) duos geresnes rezoliucijos signalo.

 

Welcome to EDABoard.com

Sponsor

Back
Top