ADC bandymai

B

Bor

Guest
Hi everyone,

I Need You vaikinas man padėti dėl ADC bandymai .. taip, kad pirmas žingsnis, kas yra tai, kas man reikia žinoti prieš darant ADC testavimas ir tai, kas būdinga, kad dažniausiai testeriu patikrinti ADC ...Ačiū ( ",)

 
ENOB, SNR, THD, DNL, INL, kompensuoti, DR, galia, PSSR ir tt

 
Ar jums patikrinti savo grandyno lustas arba ant PCB lenta?
jie yra skirtingi.
Jei Jūs bandymai su mikroschema reikia galvoti apie savo zondo įsigijimo duomenų
Jei Jūs bandymai laive yra daugiau laisvo kambario projektuoti savo schemą.

 
Apie bandymą Board:
- Jei naudojate išorinį Vref būti atsargus buferio dizainas.Jis turi sugebėti vairuoti be ADC skambėjimo.Vieta atsieti BŽŪP arti Vref PIN.
- Būkite atidūs su laikrodžio modelis.Jei naudojate išorinį generatorių ir aukštos freq (virš 100MHz), aš nebūtų taikomas tiesiogiai, o kvadratinių sine ir naudojimu LVDS grandinėje laive siekiant ją išspręsti.Nurodyti vertinimo rinkiniai TI, Analog Devices ar Maksim projektavimo idėjas.

Bandymo Aš patarimus skaityti taip:
http://focus.ti.com/lit/an/sbaa002/sbaa002.pdf
http://www.analog.com/library/analogDialogue/archives/39-06/Chapter% 205% 20Testing% 20Converters% 20F.pdf

Sėkmės

 
Gerbiami skal81

Kas yra LVDS grandinėje?Prašau patarimo
ačiū

 
Atsiprašome už pavėluotus atsakymus.
LVDS stovai Low-Voltage Differential signalo.Tai būdas perduoti loginis signalas dideliu greičiu.Vietoj 0-VDD ji naudoja keletą šimtų mV sine.
Ta, kad imtuvas galėtų paversti aukšto dažnio sinusinės bangos gražus pulsas.
Jei generuoti tiesiogiai 100MHz pulsas, kabelinė nuostolis generatorius PCB ir PCB likučiai praradimas yra svarbus.Lengviau perduoti 100mV sine o ne 0-3.3V impulsas.
Taigi dėl PCB įdėdami LVDS imtuvas arti IC transorm sine pulse į laikrodį.Jei jis arti enought į SSD PIN, nuostoliai minimalūs.
Pavyzdžiai iš imtuvai MAX9113 (Maksimas) arba MC100LVEL16 (Onsemi).

 

Welcome to EDABoard.com

Sponsor

Back
Top