Įkrautų laikrodis energijos taupymo

V

virgorabbit

Guest
Kaip įgyvendinama įkrautų laikrodis SoC už energijos taupymo? Ar užraktu išskyrus tai įgyvendinti?
 
Be fizinės Kompiliatorius, galite naudoti komandą insert_clock_gating daryti, jei jūsų dizainas yra tokia dalis figūra, galite naudoti laikrodis strobavimo technologijos daryti energijos taupymo
clock_gating_149.jpg
Kaip matote, jei leidžia uostas yra 0 (arba 1), DfF produkcija bus išlaikyti pradinę vertę, nepaisant, kiek laikrodis kraštų praėjo, todėl jūs galite naudoti laikrodis įjungti dizaino aprašyti šią nuotrauką pakeisti šis projektas, siekiant taupyti energiją
after_clock_gating_205.jpg
 
Manau, kad ateityje sintezatorius bus integruoti šią funkciją, ir kai kurie kiti, kad dabar yra pasirinktinai
 
Pridedamame dokumente yra keletas apie tai, kaip vartų laikrodis reliablely aprašymas. [Quote = virgorabbit] Kaip įgyvendinama įkrautų laikrodis SoC už energijos taupymo? Ar užraktu išskyrus tai įgyvendinti? [/Quote]
 
DC, pirmąjį _clock_gating_style, tada parengti design_name-gate_clock
 
U gali rašyti tokių kaip gate_clk = & CLK kodas; DC ultra ir PT prieigą prie vartų Bet laikrodis tai ne per Mux
 
Taip pat galite įterpti laikrodis strobavimo patys! už exaple: system_clock = laikrodis & lt; kai EN tampa mažas, sistema atliks esamą, nes nėra laikrodis yra numatyta!
 
Labas, niekada nebus vartų laikrodis kaip šis!. Jūsų projektas gali tapti klaidingų paleidimo ir nerijos auka. Stenkitės kontroliuoti D I / P pakrovimo vietoje su Įjungti signalą. Paieška "Google" ir perskaityti keletą gerų PDF apie strobavimo laikrodis. Rasite daug naudingos info ten. Nuoširdžiausi linkėjimai
 

Welcome to EDABoard.com

Sponsor

Back
Top